首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   12篇
  免费   0篇
  国内免费   1篇
航天技术   6篇
航天   7篇
  2020年   1篇
  2015年   1篇
  2012年   2篇
  2011年   2篇
  2010年   1篇
  2009年   1篇
  2007年   1篇
  2003年   2篇
  2002年   2篇
排序方式: 共有13条查询结果,搜索用时 0 毫秒
1.
基于ZigBee的星内无线通信网络研究与设计   总被引:1,自引:0,他引:1  
为研究星内网络从有线线缆到无线网络的可行性,分析星内无线通信的需求,针对卫星通信特点设计并实现了一个典型的星型ZigBee无线通信网络,对星内无线通信协议和传输性能进行了测试.实验结果表明所设计的无线通信网络能够满足星内无线通信对于低数据率、近距离的敏感器和部分执行机构的组网需求,并且网络性能稳定.  相似文献   
2.
星载计算机软件自动化测试平台研究   总被引:2,自引:0,他引:2  
自动化测试可提高测试效率和测试的准确性,尤其对于大规模软件的增量测试和回归测试。自动软件测试则作为一个重要的控制机制,确保软件每次重构的准确性与稳定性。文章的主要工作是通过实践构建了适用于星载计算机软件的自动化测试平台,实际应用表明该平台提高了软件的测试效率,降低了测试成本。  相似文献   
3.
航天电子抗辐射研究综述   总被引:14,自引:0,他引:14  
冯彦君  华更新  刘淑芬 《宇航学报》2007,28(5):1071-1080
辐射是影响航天电子设备高可靠长寿命运行的重要因素,是当前航天电子技术的研究重点。首先介绍了造成各种辐射效应的空间辐射环境,以及总剂量、单粒子、位移损伤和航天器带电等辐射效应的内在物理原理;然后,综述了当前最新的抗辐射措施、辐射试验方法、抗辐射加固保障等技术,最后指出抗辐射研究的方向。  相似文献   
4.
SoC系统功能日益复杂,规模也日益庞大,SoC验证面临着前所未有的挑战.对SoC验证方法学进行了研究和总结,包括验证流程、验证层次和验证技术.通过对基于DW8051的SoC的验证实践,证明了这套验证方法学的可行性和有效性.  相似文献   
5.
在卫星电子设备测试系统中,地面测试软件不仅要访问测试系统硬件,而且需要与用户直接交互,并完成测试数据的存储和管理,并发处理能力是测试系统可靠和正确的关键,传统软件设计采用的串行策略无法适应卫星地面测试软件中的并发处理需求.为解决上述问题,提出多线程、消息机制、共享缓冲区、P-V操作4种并发机制相结合进行程序设计的方法.实际应用表明采用这种基于多种并发机制的程序设计方法能可靠实现卫星地面测试软件,有效解决了软件开发中的并行性问题.  相似文献   
6.
Cache是处理器重要的存储模块,对处理器性能提升有着至关重要的作用.空间环境中,保护Cache免受软错误影响已成为设计新一代高可靠微处理器日益严峻的挑战.设计一种针对Cache Tag单错及邻位双错的低开销容错方法.可以保证Cache访问、Cache行填充和Cache行回写不受单位错误和邻位双错的影响,与传统SEC FastTag容错方法相比,Tag单位及邻位双错容错能力得到提高.通过扩展FastTag结构优化设计,降低SEC DAEC编解码逻辑带来的面积、功耗以及性能方面的开销.以四路组相连写回Cache为目标系统,与传统SEC DAEC容错方法相比,本文提出的方法面积开销降低8.47%,功耗开销降低37.7%,关键路径时延减小0.13 ns.  相似文献   
7.
星载计算机抗辐射加固技术   总被引:4,自引:0,他引:4  
为掌握星载计算机系统级抗辐射加固技术 ,针对星载计算机的抗辐射薄弱环节 ,研究抗辐射加固措施 ,完成了 386ex三机变结构原理样机。重点研究了抗单粒子效应多机容错技术和存储器校验技术 ,抗总剂量效应屏蔽材料和屏蔽工艺。最后研究了实时多任务操作系统及其抗辐射问题。  相似文献   
8.
本文针对在使用新型商用处理器构建航天器容错计算机系统的过程中 ,商用处理器的高速处理能力要求与存储器检错纠错对速度的影响之间的矛盾 ,提出了一种新的存储器校验方式———滞后校验来解决这个矛盾 ,并尝试把这种校验方式和具有多位纠错能力的RS (Reed -Solomon)编码结合起来完成存储器的校验 ,最后本文探讨了这种校验方式所带来的问题 ,并提出解决构想  相似文献   
9.
空间辐射环境常导致存储器发生单粒子翻转,设计了一种基于Hsiao编码的EDAC电路,并通过编解码电路复用的策略来进一步减小电路面积,该电路与目前广泛应用的扩展Hamming码电路相比,面积减少了近50%,速度提高了近20%,并采用了一种新颖的方法来实现单错自动回写功能,可有效解决CPU中断行为.通过增加控制寄存器的三模冗余(TMR)设计来保证存储器操作的正确性,仿真验证了该设计的有效性和优越性.  相似文献   
10.
单板双机嵌入式486容错子系统的设计   总被引:1,自引:0,他引:1  
针对空间辐射环境中比较容易发生的单粒子翻转事件 ,提出一种低成本的商用器件解决方案———单板双机嵌入式容错子系统。该子系统把两个相对独立的嵌入式 4 86单机通过现场可编程门阵列 (FPGA)耦合起来 ,双机通信和数据比对都通过FPGA来完成 ,同时通过数据比对发现和消除单粒子翻转 (SEU)所引起的错误。由于系统中应用了较多超大规模集成电路 ,系统非常紧凑 ,用单板就实现了一个容错子系统  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号