首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到16条相似文献,搜索用时 140 毫秒
1.
介绍了一种基于CPLD的机载液晶显示器视频驱动电路设计方法,并对CPLD内部各功能模块作了详细的分析,只要通过软件对CPLD中的部分模块做一些参数调整,就可以接受其他制式的视频信号(NTSC、VGA)和驱动不同分辨率的液晶屏。  相似文献   

2.
基于DSP和CPLD的高精度频率测量系统设计   总被引:2,自引:0,他引:2  
介绍了以CPLD(Complex Programmable Logic Device)为核心处理芯片的频率测量系统,整个系统由信号调理电路、CPLD和DSP等构成,在CPLD中设计等精度测频模块,再由DSP进行数字滤波并将采集值送至双口RAM以供上位机读取。采用CPLD配合DSP的设计方案,具有速度高、精度高的优点,且易于升级和扩展采集能力,具有一定的工程应用价值。  相似文献   

3.
给出了一个以CPLD为控制核心的基于计算机PCI总线高速数据采集系统的设计实例。介绍了系统的组成及工作原理,并详细地说明了系统硬件控制模块的CPLD实现。  相似文献   

4.
设计了基于复杂可编程逻辑器件(CPLD)的CCD驱动电路系统.选用Altera公司的MAX7000S系列CPLD作为硬件设计平台,运用VHDL语言对TCD2252D的驱动时序电路进行了描述,并对所设计的驱动程序进行了仿真.  相似文献   

5.
采用复杂可编程逻辑器件(CPLD)实现了导弹装备控制计算机测试信号的实时仿真,介绍了仿真信号的形成原理和电路设计方法,并给出了部分电路和仿真波形。结果表明,采用CPLD技术可以简化电路的设计,提高电路的仿真精度和可靠性。  相似文献   

6.
结合空间面阵CCD相机电子系统的总体要求,完成了基于CPLD的空间面阵CCD相机下位机系统的设计.使用VHDL语言对下位机系统进行了硬件描述.针对ALTERA公司的CPLD器件EPM7160SLC84-10对设计进行了RTL级仿真及配置.实验结果表明,所研制的基于CPLD的下位机系统不仅可以满足与CCD相机上位机进行高可靠性串行通信的要求,还可以监测和控制相机的工作状态.  相似文献   

7.
提出了一种基于CPLD的频率响应特性测试卡设计方案,分析了DDS原理的CPLD实现方法,给出了数据处理算法流程,并进行了设计验证实验,结果表明在逐点单频测试状态下,相位和幅值测量与标准仪器相比相位差小于0.5°,幅值差小于0.1dB。  相似文献   

8.
阐述了脉冲激光测距的工作原理,分析了脉冲激光测距存在的问题,在此基础上介绍了激光多周期测距方法,以及该方法的基本工作原理.设计了基于CPLD的脉冲激光测距飞行时间测量系统.CPLD的使用提高了激光测距的精度.该系统结构简单,体积小,可靠性高,非常适合高性能手持式脉冲激光测距仪.  相似文献   

9.
航空发动机转子参数遥测中, 多路并行红外无线数据传输需要多个高速红外编解码器.利用(CPLD)复杂可编程逻辑器件能够同时在单个器件上实现多个编解码器, 有利于减少遥测系统的器件数量, 便于在发动机转子上安装.本文采用CPLD器件设计高速红外编解码器, 以4PPM编码进行了4Mbps的红外数据传输试验, 通过对红外收发器性能和CPLD输入时钟精度的分析, 找出了4PPM编码时数据传输出现差错的原因, 并对编码方式进行了改进设计, 提出2/3PPM和4/5PPM编码方式, 实现了数据的正确传输, 还提高了编码效率和数据传输速率.   相似文献   

10.
基于CPLD复杂可编程逻辑器件为核心的硬件电路,对某型计算机中所使用的俄制588系列专用大规模集成电路芯片进行性能和逻辑功能测试。该方法能够准确检测芯片故障,大大提高了修理效率。本文论述了利用CPLD复杂可编程逻辑器件设计的基本电路结构和实现原理,并与传统的故障检测方法进行对比,突显其在芯片级检测中的优势。  相似文献   

11.
CPLD与16C554在无人机飞控计算机中的应用   总被引:2,自引:0,他引:2  
介绍了复杂可编程逻辑控制器(CPLD)和串口扩展芯片16C554的工作原理,结合它们的特点,深入地阐述了在无人机飞控计算机系统中的应用及软件实现。  相似文献   

12.
在研制基于单片机的智能仪器“导爆索、雷管爆速校准仪”的过程中,引入可编程逻辑器件来处理超过单片机处理能力范围的高速信号,并开发了一套有效结合单片机和可编程逻辑器件的方法。  相似文献   

13.
用VHDL语言在CPLD器件上实现了一种多路脉冲序列信号检测器,能够用七段数码管实时显示各路已检测出序列信号数目,电路各摸块用VHDL语言来描述。文章介绍了仿真信号的形成原理和电路设计方法,并给出了部分电路和仿真波形。整个多路脉冲序列信号检测器设计在一块CPLD芯片上,与其他方法设计的序列信号检测器相比,具有体积小、可靠性高、功牦低的特点。由于采用模块化的设计,对功能的修改和增加只要修改VHDL源程序,而不必更改硬件电路,从而实现数字系统硬件的软件化。  相似文献   

14.
基于CPLD/FPGA的串行异步通信(UART)接口电路设计   总被引:1,自引:0,他引:1  
UART(Universal Asynchronous Receiver Transmitter 通用异步收发器)是广泛使用的串行数据传输协议。UART允许在串行链路上进行全双工的通信。通过应用EDA技术,基于CPLD/FPGA器件设计与实现UART的波特率产生器、UART发送器和接收器及其整合电路,目的是熟练运用VHD语言,掌握CPLD芯片的使用。  相似文献   

15.
提出了一种自适应模糊控制算法的防滑刹车系统设计方案,并在DSP和CPLD硬件上实现了这种智能算法。结果表明:采用自适应模糊控制算法在改善飞机刹车性能和提高刹车效率方面有良好的效果,并增强了系统的鲁棒性。  相似文献   

16.
本文介绍了一种基于CPLD的直接数字频率合成(DDFS)的实现方法,详细阐述了采用此技术设计多功能信号发生器的方法。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号