全文获取类型
收费全文 | 106篇 |
免费 | 9篇 |
国内免费 | 7篇 |
专业分类
航空 | 34篇 |
航天技术 | 37篇 |
综合类 | 12篇 |
航天 | 39篇 |
出版年
2023年 | 2篇 |
2022年 | 1篇 |
2019年 | 2篇 |
2018年 | 1篇 |
2017年 | 2篇 |
2016年 | 5篇 |
2015年 | 3篇 |
2014年 | 5篇 |
2013年 | 8篇 |
2012年 | 5篇 |
2011年 | 9篇 |
2010年 | 4篇 |
2009年 | 5篇 |
2008年 | 7篇 |
2007年 | 8篇 |
2006年 | 13篇 |
2005年 | 7篇 |
2004年 | 3篇 |
2003年 | 8篇 |
2002年 | 3篇 |
2001年 | 1篇 |
2000年 | 6篇 |
1999年 | 1篇 |
1998年 | 1篇 |
1997年 | 1篇 |
1996年 | 3篇 |
1995年 | 3篇 |
1991年 | 1篇 |
1990年 | 1篇 |
1989年 | 1篇 |
1986年 | 2篇 |
排序方式: 共有122条查询结果,搜索用时 19 毫秒
81.
循环冗余校验码的查表生成算法及其实现 总被引:1,自引:0,他引:1
王祖林 《北京航空航天大学学报》1996,22(4):389-392
给出了CRC码的查表生成算法和一个码表实例,所给算法适合用软件方法快速生成CRC码,由于计算上的复杂性,CRC码通常用硬件来产生,限制了在一些地方的应用。在应用系统中,用CRC码取代简单的奇偶校验码能提高数据传输的可靠性,所给算法为在应用系统采用CRC码提供了方便的途径。 相似文献
82.
提出了一种新的基于稀疏生成矩阵的高性能非正规LDPC码的构造方法,并研究了其性能。与传统的由校验矩阵定义的LDPC码相比,在相同的译码复杂度前提下,非正规LDPC码的编码复杂度更低。模拟结果显示,在加性高斯白噪声信道下,非正规LDPC码的性能要显著优于传统LDPC码。 相似文献
83.
RS码多路并行译码器的容错设计 总被引:1,自引:0,他引:1
本文根据RS码的最小重量码原理,首先提出了一种以最佳配置的移位伴随式实现纠错的并行译码新算法,基于该算法多种并行处理的特点,本文介绍了对实现该算法的核心电路-移位伴随式产生电路进行容错设计的方法,以最少的硬件冗余获得97%的平均冗余替代率,以此方法研制的译码器,体现了纠错码的信息冗余技术与译码器的硬件容错技术的结合,能有效地提高信息传输的可靠性。 相似文献
84.
以地震数据卫星传输系统的工程实践为基础,总结了基于卫星,微波和基带信道的高速大数据传输系统的设计思想,阐明了系统设计的关键技术,给出了卫星、微波和基带一体化传输系统的实现过程及部分运行结果。 相似文献
85.
86.
This paper presents a simple yet effective decoding for general quasi-cyclic low-density parity-check (QC-LDPC) codes, which not only achieves high hardware utility efficiency (HUE), but also brings about great memory block reduction without any performance degradation. The main idea is to split the check matrix into several row blocks, then to perform the improved message passing computations sequentially block by block. As the decoding algorithm improves, the sequential tie between the two-phase computations is broken, so that the two-phase computations can be overlapped which bring in high HUE. Two overlapping schemes are also presented, each of which suits a different situation. In addition, an efficient memory arrangement scheme is proposed to reduce the great memory block requirement of the LDPC decoder. As an example, for the 0.4 rate LDPC code selected from Chinese Digital TV Terrestrial Broadcasting (DTTB), our decoding saves over 80% memory blocks compared with the conventional decoding, and the decoder achieves 0.97 HUE. Finally, the 0.4 rate LDPC decoder is implemented on an FPGA device EP2S30 (speed grade -5). Using 8 row processing units, the decoder can achieve a maximum net throughput of 28.5 Mbps at 20 iterations. 相似文献
87.
基于复数域拓扑描述的航迹对准关联算法 总被引:3,自引:0,他引:3
研究了在组网雷达存在系统误差情况下的目标航迹关联问题,提出了一种基于复数域拓扑描述的系统误差配准前目标航迹对准关联算法。该算法通过构建粗关联波门来对目标航迹进行试验关联,以此建立航迹对准关联信息矩阵,并在对该矩阵进行合理拆分的基础上获得可行对准关联矩阵集合;由于目标航迹间的相对拓扑关系不受量测系统误差影响,算法可用来描述复数域中目标航迹的拓扑关系,并以此计算各可行对准关联矩阵的可行度,从而获得最终航迹对准关联关系。蒙特卡罗仿真结果说明,算法不依赖于估计雷达量测系统误差,实现了误差配准前的航迹准确关联,能够为后端的系统误差配准提供可靠的关联航迹数据。 相似文献
88.
设计了一种高效的多码率LDPC(Low Density Parity Check)码译码器结构,提出了一种校验节点更新单元(CNU,Check Node Updating Units)与变量节点更新单元(VNU,Variable Node Updating Units)的设计方法.按照"化整为零"的思想,将CNU与VNU分成若干小的运算单元,在不同码率下对这些运算单元进行动态组合构成新的CNU与VNU,从而减少不同码率下硬件资源的冗余,提高了译码速率.最后,按照本文提出的译码器结构,使用Altera公司Stratix系列的FPGA EP1S80实现了中国数字电视地面广播传输标准中使用的0.4,0.6和0.8三种码率LDPC码的译码器.实现结果表明:该结构的多码率译码器仅比单码率译码器多耗用12%的硬件逻辑资源,存储器相当;而相对于传统的多码率译码器结构,本结构在不增加硬件资源的情况下,将0.4码率码字的译码速率提高了100%,将0.6码率码字的译码速率提高了50%. 相似文献
89.
双卫星多输入多输出(MIMO,Multiple-Input Multiple-Output)系统中不同路径间传播时延的差异会造成接收信号不同步。针对该系统中接收信号不同步问题,提出一种时间反转全码率全分集空时编码方案。该方案中对发送的符号序列进行空时编码后,利用交织改变符号向量发送的时间顺序并对发送数据进行分组。将其中一组数据进行时间反转并插入保护间隔,使接收机在信号不同步的情况下仍然能够获得全码率和全分集增益,同时保留低复杂度最优译码算法的适用性。仿真结果表明,与传统方案相比,提出的空时编码方案能够获得最优的性能。另外,系统采用高阶调制方式或信道条件较差时,该方案的性能增益更大。 相似文献
90.