全文获取类型
收费全文 | 194篇 |
免费 | 32篇 |
国内免费 | 29篇 |
专业分类
航空 | 119篇 |
航天技术 | 54篇 |
综合类 | 24篇 |
航天 | 58篇 |
出版年
2024年 | 1篇 |
2023年 | 7篇 |
2022年 | 7篇 |
2021年 | 6篇 |
2020年 | 12篇 |
2019年 | 11篇 |
2018年 | 7篇 |
2017年 | 7篇 |
2016年 | 12篇 |
2015年 | 6篇 |
2014年 | 12篇 |
2013年 | 14篇 |
2012年 | 8篇 |
2011年 | 13篇 |
2010年 | 19篇 |
2009年 | 10篇 |
2008年 | 6篇 |
2007年 | 19篇 |
2006年 | 15篇 |
2005年 | 18篇 |
2004年 | 9篇 |
2003年 | 6篇 |
2002年 | 6篇 |
2001年 | 3篇 |
2000年 | 7篇 |
1999年 | 2篇 |
1998年 | 2篇 |
1997年 | 2篇 |
1995年 | 1篇 |
1994年 | 2篇 |
1993年 | 2篇 |
1992年 | 2篇 |
1989年 | 1篇 |
排序方式: 共有255条查询结果,搜索用时 46 毫秒
71.
本文分析了汽车被盗的实际情况,利用现代电子技术,采取了相应的技术措施,使行窃者无法起动发动机。文中详细地论述了其工作原理,最后给出了实用的电路图。 相似文献
72.
梁琼%杨传荣%曾甲牙%严利民 《宇航材料工艺》2001,31(5):36-38
为适应高压真空开关抗熔焊、耐电蚀、高电导、低含气量等要求,对传统的生产工艺作了一系列改进,采用纯钨粉经模压成型、高温烧结,然后一次完成渗铜和覆铜。结果表明,钨骨架强度高,钢呈网状分布,基体组织细小均匀,气体含量低,覆铜层与钨铜基体结合紧密,从而满足了使用要求,降低了成本,获得了较好的经济效益。 相似文献
73.
74.
传统型PWM控制的开关电源是硬件开关,开关损耗大,不利于向小型化,轻量化发展。本提出利用零电压开关谐振技术实现功率开关管的软开关技术,从而降低开关损耗,并采用SG3525为核心的主开关控制电路,提高系统的动态响应性能,同时采用UC3854对AC/DC变换过程作了功率因数校正,以改善输入电流的波形,提高电力资源的利用率。 相似文献
75.
基于μc/os-Ⅱ嵌入式数控系统研制 总被引:3,自引:0,他引:3
介绍了嵌入式数控系统的结构及其组成.系统硬件平台采用嵌入式微控制器ARM(Advanced RISC Machines)和现场可编程门阵列FPGA(Field Programmable Gate Arrays),软件平台采用μc/os-Ⅱ实时操作系统.给出了该系统的硬件结构.根据数控系统的软件需求,给出了系统的软件结构,系统的模块,任务以及任务的优先级和周期.同时给出了实现系统的一些关键技术.在嵌入式实时操作系统μc/os-Ⅱ上实现了该系统,在数控机床上进行了加工试验、环境适应能力测试以及静电放电抗干扰试验,试验表明系统稳定可靠. 相似文献
76.
视觉检测中高速图像采集技术的研究 总被引:12,自引:1,他引:12
利用视频输入处理器(SAA7111)和现场可编程门阵列(FPGA),采用全硬件方式和两帧轮换存储方式设计实现了图像采集系统、计算机以及前端硬件处理系统之间的相互接口,使得视觉检测中视觉传感器能够同时进行图像采集和低级图像处理. 相似文献
77.
一种基于FPGA的超高速32k点FFT处理器 总被引:4,自引:0,他引:4
采用FPGA(Field Programmable Gate Arrays)实现了一个超高速的32k点的流水线FFT(Fast Fourier Transform)处理器.FPGA的工作频率为125MHz,可以处理连续的1Gs/s(1 Giga-samples per second)的复数数据.该FFT处理器主要基于二维分解算法,采用MDF(Multi-path Delay Feedback)流水线结构,并结合MDC(Multi-path Delay Commutator)及SDF(Single-path Delay Feedback)结构的特点.处理器的内存资源消耗相对MDC结构有所减少,而运算速度相对SDF结构有所提高.建立了处理器的算法和设计模型,并根据模型对处理器的3个组成模块进行了优化以减小资源消耗.利用VHDL语言在Xilinx ISE工具上进行了设计,FPGA的布局布线结果验证了设计的可行性. 相似文献
78.
概述了直接数字频率合成(DDS)技术的一般原理,详细介绍了由美国AD公司生产的高性能DDS芯片AD9956的结构、性能及工作模式。最后介绍了DDS技术的实现方法,给出了采用Xilinx公司的ISE工具编写的直接数字频率合成的VHDL源程序。 相似文献
79.
支持自愈恢复的MPLS流量工程路由机制 总被引:3,自引:0,他引:3
提出基于策略和流量特征的约束路由算法,算法根据网络资源和流量分布特征,为不同流预先分配带宽,优化网络资源的使用.将显式路由计算和故障恢复机制相结合,设计和实现基于MPLS(Multi Protocol Label Switch)的故障恢复系统,提高MPLS网络的生存性. 相似文献
80.
对新型全数字式科氏质量流量计频率输出信号采用数字—频率转换D/F(Digital to Frequency Conversion)方法实现.利用晶振和现场可编程门阵列FPGA(Field Programmable Gate Arrays)与数字信号运算处理单元DSP(Digital Signal Processing)配合实现频率量输出,有效避免了传统的模拟式科氏质量流量计的电压—频率V/F(Voltage to Frequency Conversion)转换方法中存在的精度不高、温漂以及电路复杂等问题,而且也消除了由于频率刷新造成的输出频率非整周期对输出结果的影响.实验表明,该数字—频率转换方法具有较高的转换精度,实现了输出频率的整周期刷新,不存在V/F转换电路的温漂等问题.该电路简单,与数字电路实现无缝接口,对于数字系统的频率输出设计具有较高的参考价值. 相似文献