首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到16条相似文献,搜索用时 453 毫秒
1.
SRAM型FPGA空间应用的抗单粒子翻转设计   总被引:2,自引:1,他引:1  
SRAM型FPGA容易受到空间辐射环境引起的单粒子翻转(SEU)的影响,造成FPGA逻辑错误和功能中断,因此空间应用时必须对其进行抗单粒子翻转加固设计,提高其空间应用的可靠性。文章综述了几种FPGA抗单粒子翻转的设计方法,包括三模冗余设计、动态刷新设计和动态部分可重构设计等。利用构建的测试系统,验证以上多种FPGA抗单粒子翻转设计方法的工程可实施性。  相似文献   

2.
针对空间用SRAM型FPGA器件抗单粒子效应性能全面测试评估的要求,研究内部不同资源电路结构的单粒子效应敏感性及测试方法,利用重离子加速器开展抗辐射加固SRAM型FPGA单粒子效应模拟辐照试验,对配置存储器、块存储器、触发器等敏感单元的单粒子翻转、单粒子功能中断、单粒子锁定特性进行研究。试验结果表明,所提出测试方法能有效地覆盖测试SRAM型FPGA单粒子效应敏感资源,所测试抗辐射加固SRAM型FPGA器件具有良好的抗单粒子锁定性能,但对单粒子翻转和单粒子功能中断非常敏感,静态测试模式下对单粒子翻转更为敏感。有关测试方法和结果可以为SRAM型FPGA的单粒子效应评估及防护提供参考。  相似文献   

3.
SRAM型FPGA单粒子效应试验研究   总被引:6,自引:0,他引:6  
宋凝芳  朱明达  潘雄 《宇航学报》2012,33(6):836-842
针对军品级SRAM型FPGA的单粒子效应特性,文中采用重离子加速设备,对Xilinx公司Virtex-II系列可重复编程FPGA中一百万门的XQ2V1000进行辐射试验。试验中,被测FPGA单粒子翻转采用了静态与动态两种测试方式。并且通过单粒子功能中断的测试,研究了基于重配置的单粒子效应减缓方法。试验发现被测FPGA对单粒子翻转与功能中断都较为敏感,但是在注入粒子LET值达到42MeV·cm 2/mg时仍然对单粒子锁定免疫。本文对翻转敏感度、测试方法与减缓技术进行了讨论,试验结果说明SRAM型FPGA对单粒子效应比较敏感,利用重配置技术的减缓方法能够有效降低敏感度,实现空间应用。
  相似文献   

4.
SRAM型FPGA内部高密度BRAM存储模块作为用户存储资源,在空间运行中易受单粒子翻转效应影响,造成用户数据失效,EDAC技术被广泛采用作为其容错手段.对于商用型SRAM - FPGA,编码/解码模块可靠性对EDAC容错技术有效性具有很大影响,因此本文在考虑编码/解码模块可靠性影响情况下,对商用SRAM - FPGA...  相似文献   

5.
为提升SRAM型FPGA电路块存储器和配置存储器抗单粒子翻转性能,本文提出一种脉冲屏蔽SRAM单元结构。该结构通过在标准的六管单元中加入延迟结构,增大单元对单粒子事件响应时间,实现对粒子入射产生的脉冲电流屏蔽作用。以64k SRAM作为验证电路进行单粒子翻转性能对比,电路的抗单粒子翻转阈值由采用标准六管单元的抗单粒子翻转阈值大于25 MeV·cm 2·mg -1 提升至大于45 MeV·cm 2·mg -1 ,加固单元面积较标准六管单元增大约21.3%。30万门级抗辐照FPGA电路通过脉冲屏蔽单元结合抗辐照SOI工艺实现,其抗辐照指标分别为:抗单粒子翻转阈值大于37.3 MeV·cm 2·mg -1 ,抗单粒子锁定阈值大于99.8 MeV·cm 2·mg -1 ,抗电离总剂量能力大于200 krad(Si)。  相似文献   

6.
SRAM型FPGA的单粒子效应及TMR设计加固   总被引:1,自引:0,他引:1  
宇宙空间中存在多种高能粒子,其辐射效应会严重威胁航天器中现场可编程门阵列(FieldProgrammable Gate Array,FPGA)器件工作的可靠性。文章研究了静态随机存储器型(Static Random AccessMemory,SRAM)FPGA中的单粒子翻转效应。理论计算表明,采用三模冗余(Triple Module Redundancy,TMR)设计方法可以有效缓解FPGA中的单粒子翻转问题。针对传统TMR设计方法的不足,提出了一种改进的TMR设计架构,并将该架构应用于某星载关键控制电路的设计中。文中的研究成果对SRAM型FPGA的空间应用有一定参考作用。  相似文献   

7.
针对基于SRAM型FPGA实现的系统的单粒子效应敏感度评估,采用北京放射性核束装置CYCIAE-100回旋加速器提供的中能质子进行辐照试验研究。以典型SRAM型FPGA器件XC4VSX55为试验样品,获得其本征单粒子翻转截面以及特定应用下的翻转位数与功能错误数的比例关系;并将结果与在瑞士PSI质子辐照装置获得的试验结果进行比较。此外,提出针对基于SRAM型FPGA实现的系统的两步骤单粒子翻转敏感度评估方法,可以定量评估器件在轨功能错误数。本工作同时表明CYCIAE-100提供的长射程的质子,对于倒装器件的单粒子翻转敏感度评估具有重要价值。  相似文献   

8.
郜蓓 《遥测遥控》2015,(1):52-57
随着软件无线电技术的发展,SRAM型FPGA在星载测控设备中应用越来越广泛。而太空辐射环境中存在的高能粒子极易使其产生单粒子翻转效应,导致系统运行异常或功能中断。分析传统SRAM型FPGA抗单粒子翻转策略的局限性,在结合测控任务特点的基础上,提出底层刷新与应用层预判重载的综合解决方案,并给出实现方法和流程图。通过高能离子试验和实际在轨应用验证,在确保一定性能的前提下,卫星自主发现故障并恢复至正常的概率在99%以上,能达到较好的抗单粒子翻转效果。  相似文献   

9.
SRAM型FPGA广泛应用于航天领域,但在空间环境中容易发生单粒子翻转事件(SEU),影响系统正常功能。文章在分析以往SRAM型FPGA系统设计的不足后提出了一种采用三模冗余架构(TMR)并对FPGA配置区域进行刷新重载的解决方案,采用马尔可夫模型对该设计方案进行了可靠性评估和仿真。结果表明,采用该架构的FPGA设计具有较高的可靠性与安全性,可实现宇航用FPGA的长期稳定运行。  相似文献   

10.
SRAM型FPGA开发过程灵活,成本低,并且具有系统局部重构的功能,在航天领域有广泛的应用前景.但该类FPGA对单粒子翻转非常敏感,限制了其在航天领域的应用.配置刷新结合三模冗余的方法能够有效地抑制其单粒子翻转效应的影响,但配置刷新的方法与FPGA的局部重构功能存在资源冲突的问题.提出一种在SRAM型FPGA中同时应用...  相似文献   

11.
静态存储器单粒子翻转率预示的在轨验证   总被引:1,自引:1,他引:0  
SRAM型FPGA配置区的单粒子翻转可能对系统的功能产生严重的影响,因此必须进行针对性的加固措施,而加固的重要依据之一是在轨翻转率结果。文章将地面获得的Hitachi 4Mb SRAM HI628512单粒子翻转率预示结果与搭载在极轨卫星SAC-C等上的飞行试验的结果进行了比较。分析表明基于国内地面试验数据和FOM方法预示的在轨翻转率与国外的在轨监测数据接近,多位翻转的试验结果也得到了在轨试验数据的验证。这些结果表明我国在单粒子翻转的模拟试验技术和在轨翻转率预示方面取得了相当的进展,可以为卫星电子系统抗辐射加固设计提供有力的保障。  相似文献   

12.
SRAM FPGA电离辐射效应试验研究   总被引:1,自引:0,他引:1  
针对SRAM FPGA空间应用日益增多,以100万门SRAM FPGA为样品,进行了单粒子效应和电离总剂量效应辐照试验。单粒子试验结果是:试验用粒子最小LET为1.66 MeV·cm2/mg,出现SEU(单粒子翻转);LET为4.17 MeV·cm2/mg,出现SEFI(单粒子功能中断),通过重新配置,样品功能恢复正常;LET在1.66~64.8 MeV?cm2/mg范围内,未出现SEL(单粒子锁定);试验发现,随SEU数量的累积,样品功耗电流会随之增加,对样品进行重新配置,电流恢复正常。电离总剂量辐照试验结果是:辐照总剂量75 krad(Si)时,2只样品功能正常,功耗电流未见明显变化。辐照到87 krad(Si)时,样品出现功能失效。试验表明SRAM FPGA属于SEU敏感的器件,且存在SEFI。SEU和SEFI会破坏器件功能,导致系统故障。空间应用SRAM FPGA必须进行抗单粒子加固设计,推荐的加固方法是三模冗余(TMR)配合定时重新配置(Scrubbing)。关键部位如控制系统慎用SRAM FPGA。  相似文献   

13.
黄影  张春元 《航天控制》2006,24(6):40-45
针对空间辐射环境下的单粒子翻转效应,结合COTS器件的特点,介绍了一种空间环境下COTS计算机的嵌入式解决方案,并结合应用的要求给出了抗SEU容错体系结构的设计方案—基于COTS器件的多级容错结构。文章分别从芯片级、模块级和系统级3个容错粒度展现了空间计算机容错体系结构的设计思路,最后还利用了混联模型分析并计算了系统的可靠度指标。  相似文献   

14.
孙兆伟  刘源  赵丹  陈健  张世杰 《宇航学报》2011,32(3):652-659
现代卫星广泛使用的FPGA在空间高能粒子的影响下,会产生门电路的永久性损伤。而传统的三模冗余等容错方法不但成倍增加了系统硬件开销,还存在因冗余器件耗尽而失效的风险。因此,提出一种利用FPGA自身冗余资源,修复永久性损伤的容错方案。该方案通过建立FPGA内部资源的功能模型,将容错问题转化为数学上的可满足性问题。并且利用经过改进的GSAT算法对该问题求解,可以获得在功能上与损伤前完全相同的电路结构,及其所对应的FPGA配置文件。将该文件重新下载到FPGA中,可以屏蔽损伤带来的影响,从而达到利用FPGA自身冗余资源容错的目的。通过实验和分析可以看出,本文方案具有对损伤修复成功率高、计算量小和需要内存空间少的特点,因此符合星上计算能力和硬件资源十分有限的实际情况。  相似文献   

15.
空间应用计算机硬件系统的电子器件容易受到电磁场的辐射和重粒子的冲击,导致星载计算机中的数据特别是存储器中的数据出现小概率的错误,这种错误若不及时进行纠正,将会影响计算机系统的运行和关键数据的正确性。根据汉明码的纠错原理,可设计出一个用于32位SRAM存储器的数据纠错电路。该电路基于FPGA实现,具备检测2位错误并纠正1位错误的功能,有一定的实际应用意义。  相似文献   

16.
Xilinx FPGA自主配置管理容错设计研究   总被引:2,自引:0,他引:2  
顾义坤  倪风雷  刘宏 《宇航学报》2012,33(10):1519-1527
针对SRAM型FPGA在空间辐射环境下容易受到单粒子效应影响的问题,在分析可重配置的Xilinx FPGA的结构和故障模式的基础上,提出一种基于自主配置管理的Xilinx FPGA容错设计方案。综合运用诸如逻辑电路三模冗余、块存储器EDAC校验、动态回读、动态局部重配置及周期全局重配置等方法实现故障的屏蔽、检测和修复。该方案覆盖了FPGA的各种单粒子效应故障模式,并且在芯片内部实现了自主配置管理,具有体积小、成本低、可靠性高的特点。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号