共查询到20条相似文献,搜索用时 15 毫秒
1.
2.
研制成一种C波段5W GaAs FET(砷化镓场效应晶体管)四级功率放大器。该放大器工作频段为3.7~4.2 GHz,1分贝点带宽约300 MHz;在中心频率处,饱和输出功率为4.67W,增益大于26dB,总效率约14%。本文还介绍了利用浅漏偏置条件下的小信号S参数代替大信号S参数设计匹配电路的情况。 相似文献
3.
4.
5.
提出一种采用 DDS+ PL L可编程全数字锁相环的设计方案 ,并介绍这种全数字锁相环的工作原理和应用。其中 ,锁相环采用数字控制频率综合器芯片 NCO作为环路振荡器 ,锁相环路的相位误差调整期望值存放在 RAM中 ,锁相环的工作状态和参数由计算机处理和控制。硬件电路采用大规模集成电路 EPL D集成。锁相环路具有快捕、量化精度高、抗干扰性强 ,任意可编程的特点。 相似文献
6.
7.
针对高稳频率源如何影响雷达测速精度问题,构建基于频率源分析雷达测速精度的理论模型,利用同步校频和互备双锁相环(PLL)改进方案实现了高稳高可靠频率源,然后通过静态模拟试验和动目标跟踪试验,分析频率源幅度、准确度、稳定度及同步校频、锁相环等模块对多普勒和测速精度的影响。结果表明,锁相环能够提升频率源短稳,降低雷达测速随机误差,同步校频能够减小本地铷钟与外部基准的频差,减小雷达测速系统误差,通过双源和双锁相环的设计,频率源切换或锁相环路切换时,也能够保证测速雷达系统正常工作。 相似文献
8.
9.
10.
设计了一种具有S波段陷波电路的低噪声放大器,应用于GPS的天线接收系统中。在复杂的电磁环境中,具有抑制S波段遥测信号的干扰,同时接收微弱的GPS卫星导航信号的功能。工作频段在1.5GH(1.7GH的范围内,该低噪声放大器具有优异的性能:噪声系数小于1.5d B,增益为33d B,对遥测信号干扰抑制大于20d B。 相似文献
11.
飞行器旋转飞行时,采用分集多天线方式,可以实现信号的全向接收和向地转发。由于飞行器的转动,测量会引入微多普勒效应作用,受工作天线变换影响,接收测速信号(多普勒频率)会阶跃变化,在锁相环的作用下又引入响应误差。为实现高精度测量必须从测量信号中处理出所需的飞行器中心运动信息。针对这一问题,研究并推导了四天线分集式双程应答多普勒测速方程,分析了该模式下理想及测速回路(锁相环)响应信号的特点,提出了分集式测速信号处理方法。仿真实验结果表明,该方法可以有效滤除锁相环响应误差、分离微多普勒频率,得出高精度中心速度测元。 相似文献
12.
针对太阳闪烁作用于星际通信链路而产生的幅度闪烁、频谱扩展、相位闪烁、时延扩展问题,提出一种适用于星际通信链路的参数设计方法。该方法根据通信链路与太阳的几何关系,计算太阳风中等离子体作用于无线电波的幅度统计特性、时间谱特性,将计算结果作为通信链路的频率选择、传输信号带宽设计、调制方式选择、锁相环路带宽设计的约束条件,并以某空间探测任务为例进行了S、X、Ka三种频段下的信号传输性能仿真分析,结果表明,在太阳闪烁指数m<0.3的情况下,采用Ka频段+8PSK调制相结合的方式,对于太阳闪烁的抵抗能力最强。该方法设计的参数能够降低太阳闪烁对通信链路的影响,可作为工程实际系统设计的参照。 相似文献
13.
针对卫星通信中常用的多进制相移键控调制(MPSK)信号,在无导频数据且不考虑编码辅助条件下,对一种低信噪比、大频偏的联合载波频率估计方法进行了研究。将FFT频谱细化方法与Fitz法进行联合设计并优化,先用FFT频偏估计细化算法粗略估计频偏,使之处于Fitz的范围内,再用Fitz法对经一次补偿的信号进行精细估计,将二次补偿后的信号送二阶锁相环路实现载波同步,并对频偏补偿环路在低信噪比下的稳定性进行设计和优化,给出了优化流程。在Matlab/Simulink仿真平台上对8PSK信号进行仿真,验证了算法可实现在宽带范围内8PSK调制信号的载波频率同步,且同步门限降至6dB。 相似文献
14.
针对用于微波无线能量传输系统中的微波功率放大器高效率需求,文章提出了一种提高功率放大器功率附加效率及输出功率的设计方法。通过功率放大器内部的功率流向统计,分析了反馈电容通道对高频功率放大器效率损失的影响,进而提出在栅极-漏极之间引入反馈谐振网络,提高晶体管内部漏极到栅极反馈支路的阻抗,减少产生的功率流向内部漏极到栅极支路,降低晶体管内部通道的功率损耗,从而保证在产生的总功率保持不变的前提下,增加了流向负载上功率,实现微波功率放大器输出功率的增加和功率附加效率的提高。验证电路仿真结果表明,功率放大器在5.78GHz~5.82GHz频率范围内功率附加效率均高于70%,漏极效率优于80.5%,输出功率高于10.5W。证明了该方法在提升功率放大器效率方面切实可行,研究成果对提高应用于微波能量传输系统的功率放大器效率提供有力支撑。 相似文献
15.
16.
为了减少DDS相位截断误差引起的杂散,文章介绍了一种通过加入满足一定统计特性的扰动信号来打破误差信号序列周期性的方法。在Simulink环境下,建立了DDS的动态仿真模型,分析加入了D触发器、m序列发生器和GOLD序列发生器对相位截断杂散的抑制程度,并在实验的基础上系统地分析了仿真结果,为研究和设计直接数字频率合成系统提供了理论和实验基础。 相似文献
17.
光端机中高稳定度锁相环电路的设计 总被引:1,自引:0,他引:1
文章介绍了一种在用于音视频传输的光端机调制与解调电路中应用的高稳定度锁相环(PLL)电路的理论设计和硬件实现方法,该技术可使输出信号频率十分稳定,失真度减到最小,并使此类光端机具有优良的性能价格比。 相似文献
18.
锁相环电路是星上遥控 PSK 解调器中的关键部分。数字锁相环是整个遥控 PSK 解调器实现全数字化的关键技术。文章针对卫星遥控副载波信号特点,提出一种适合卫星工程实现的数字锁相环设计方法,并进行数学仿真,给出了数字锁相环关键参数工程设计的参考值。 相似文献
19.
首先介绍了延迟积分电荷耦合器件(TDICCD)的基本原理,并根据某高分辨率多光谱航天相机定制的一款五光谱TDICCD的输出特性,设计了一种基于五光谱TDICCD的模拟信号发生器,给出了该模拟信号发生器的系统组成,包括图像处理电路、数模转换电路和模拟信号滤波电路。最后通过测试验证了该系统的信号波形、信号噪声和输出图像都满足设计要求,其输出的16通道模拟五光谱TDICCD信号频率可以达到20MHz,噪声控制在10mV以内,具有高精度、多通道和低噪声等特点。目前该模拟信号发生器已成功应用到新一代高分辨率多光谱TDICCD相机成像电路系统的研制中。 相似文献
20.
在TDICCD遥感相机成像系统中,模拟前端电路性能对提高系统信噪比具有重要作用。为了提高成像系统的信噪比,需要对模拟前端电路进行优化设计。在分析模拟前端电路各部分功能的基础上,采用CCD视频处理器件实现32通道模拟前端电路的方案设计,合理设置前置滤波放大电路带宽并完成仿真,确定相关双采样箝位和采样脉冲相位,设计低电压差分信号发送电路,对高速串行发送接口电路误码率进行测试,最终采集图像并完成图像信噪比计算。工程实践结果表明,在像素时钟为5MHz时,系统的信噪比可以达到52d B,满足实际工程应用需求。 相似文献