首页 | 本学科首页   官方微博 | 高级检索  
     检索      

MPEG-4视频DCT量化模块的FPGA实现
作者姓名:石迎波  肖嵩  吴成柯
作者单位:西安电子科技大学ISN国家重点实验室 西安710071 (石迎波,肖嵩),西安电子科技大学ISN国家重点实验室 西安710071(吴成柯)
摘    要:介绍了一种采用FPGA技术实现MPEG-4 ASP级视频DCT量化模块的设计方案。该模块包括二维DCT/IDCT、量化/反量化和帧内直流/交流(DC/AC)预测。用VHDL进行描述并通过模拟试验表明,该模块可在880个时钟周期内处理完一个宏块的数据,工作频率达到40MHZ。文章采用全硬件实现方法,提出了各模块的硬件电路结构设计,减少了电路规模。

关 键 词:MPEG-4  FPGA实现  模块  视频  二维DCT/IDCT  电路结构设计  技术实现  设计方案  模拟试验  VHDL  时钟周期  工作频率  硬件实现  ASP  反量化  数据  
修稿时间:2004年6月10日

A VLSI Design of DCTQ Module in MPEG-4 Video Codec
Authors:SHI Ying-bo  XIAO Song  WU Cheng-ke
Abstract:In this paper,an architecture of DCTQ module for MPEG-4 Advanced Simple Profile(ASP)codec is presented,which is based on FPGA.The module include 2D-DCT/IDCT?Q/IQ and Intra DC/AC Prediction.The module is described in VHDL and designed to handle a macroblock data within 880 cycles on 40 MHz clock.Hardware implement is adopted and architecture of each module is introduced to reduce the scale.
Keywords:MPEG-4  DCT/IDCT  Q/IQ  DC/AC Prediction  
本文献已被 CNKI 维普 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号