首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种针对Cache Tag单错及邻位双错的#br# 低开销容错方法#br#
引用本文:梁贤赓,华更新,高瑛珂.一种针对Cache Tag单错及邻位双错的#br# 低开销容错方法#br#[J].空间控制技术与应用,2020,46(1):60-65.
作者姓名:梁贤赓  华更新  高瑛珂
作者单位:北京控制工程研究所,北京100090;北京控制工程研究所,北京100090;北京控制工程研究所,北京100090
基金项目:北京市科学技术委员会资助项目
摘    要:Cache是处理器重要的存储模块,对处理器性能提升有着至关重要的作用.空间环境中,保护Cache免受软错误影响已成为设计新一代高可靠微处理器日益严峻的挑战.设计一种针对Cache Tag单错及邻位双错的低开销容错方法.可以保证Cache访问、Cache行填充和Cache行回写不受单位错误和邻位双错的影响,与传统SEC FastTag容错方法相比,Tag单位及邻位双错容错能力得到提高.通过扩展FastTag结构优化设计,降低SEC DAEC编解码逻辑带来的面积、功耗以及性能方面的开销.以四路组相连写回Cache为目标系统,与传统SEC DAEC容错方法相比,本文提出的方法面积开销降低8.47%,功耗开销降低37.7%,关键路径时延减小0.13 ns.

关 键 词:Cache  Tag  容错  SEC-FastTag  SEC-DAEC  扩展FastTag

A Low Cost Single Error and Double Adjacent Error Correction#br# Fault Tolerance method for Cache Tag#br#
Abstract:
Keywords:
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《空间控制技术与应用》浏览原始摘要信息
点击此处可从《空间控制技术与应用》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号