首页 | 本学科首页   官方微博 | 高级检索  
     

一种基于FPGA的硬件开环位同步电路设计与实现
引用本文:秦文兵,罗来源,向闻. 一种基于FPGA的硬件开环位同步电路设计与实现[J]. 遥测遥控, 2006, 0(5)
作者姓名:秦文兵  罗来源  向闻
作者单位:西南电子电信技术研究所 成都610041(秦文兵,罗来源),解放军装备指挥技术学院 北京101416(向闻)
摘    要:针对短时突发数据接收对位同步电路的要求,设计一种基于FPGA的硬件开环位同步电路。从时序关系,状态转化等方面分析其同步过程和原理,推导其相位误差、同步建立时间、同步保持时间等主要性能参数,并在现有通用FPGA芯片上实现完成设计方案。该同步电路完成无线数据接收中位同步从软件模块向硬件模块的转化,提高了位同步对高速数据及短时突发数据接收的适应能力,硬件测试结果验证了其正确性和有效性。

关 键 词:FPGA  位同步  相位误差

FPGA Based Open Loop Hardware Bit Synchronizing Cuit
Qin Wenbing,Luo Laiyuan,Xiang Wen. FPGA Based Open Loop Hardware Bit Synchronizing Cuit[J]. Telemetry & Telecontrol, 2006, 0(5)
Authors:Qin Wenbing  Luo Laiyuan  Xiang Wen
Abstract:A hardware electrocircuit scheme for bit synchronization are designed to met the demands of bit synchronization little paroxysmal data receiving in wireless digital system.The principle and process of synchronization are analyzed from time sequence and state convertsion,and the main property parameter,such as Phase Error,Setup Time and Hold Time of synchronization are derived.And the plan is achieved in current FPGA Chip.The application of the scheme converts software module into hardware modules so that high-speed data or little paroxysmal data transmission can be achieved,the correctness and the validity are certified by the implementation result.
Keywords:FPGA(Field Programmable Gate Array)  Bit synchronization  Phase error  
本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号