首页 | 本学科首页   官方微博 | 高级检索  
     检索      

相干光接收机时钟恢复算法的FPGA实现
作者姓名:金 鑫  杨 奇  敖学渊  
作者单位:华中科技大学光学与电子信息学院
基金项目:国家重点研发计划项目(2018YFB1801303)
摘    要:低轨小卫星在进行相干激光通信时,需要实时解决发射端与相干光接收机之间存在的时钟偏差问题。分析了时钟偏差对相干光接收机性能的影响,设计了一种基于Gardner算法的并行化时钟恢复反馈环路来对时钟的偏差进行纠正,对各组成部分的原理进行了说明,并在现场可编程逻辑门阵列FPGA上实现了该算法,将 5 GSa/s 的采样信号在 FPGA 中以 156.25 MHz 主频,分为并行 32 路完成时钟同步处理,且实时时钟同步算法仅占用 FPGA 的 590 个自适应逻辑块和 4 个乘法器单元。同时,采用自研的集成化相干光通信模块,演示了 10 Gb/s 偏振复用正交相移键控 PM-QPSK 相干光通 信系统实验。实验结果证明该方案能稳定地补偿本地采样时钟的频率和相位偏移带来的采样定时误差。以 7%开销硬判 决前向纠错码 HD-FEC(Hard Decision Forward Error Correction)为门限,系统的灵敏度优于–51 dBm。

关 键 词:相干接收机  时钟恢复  Gardner算法  FPGA

FPGA implementation of clock recovery algorithm for coherent optical receiver
Authors:JIN Xin  YANG Qi  AO Xueyuan  
Institution:School of Optical and Electronic Information, Huazhong University of Science and Technology
Abstract:
Keywords:Coherent receiver  Clock recovery  Gardner algorithm  FPGA
点击此处可从《》浏览原始摘要信息
点击此处可从《》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号