首页 | 本学科首页   官方微博 | 高级检索  
     检索      

ATM信元信头并行CRC生成与校验的FPGA设计
作者姓名:张国华  王菊花  周诠
作者单位:西安空间无线电技术研究所,西安,710000;西安空间无线电技术研究所,西安,710000;西安空间无线电技术研究所,西安,710000
摘    要:ATM信元交换系统一般采用CRC循环冗余校验编码来保护信元的信头。文章介绍了并行CRC生成的基本方法;研究了并行CRC纠正单比特错误的实现原理;设计了ATM信元信头并行CRC生成与校验的FPCn模块;特定芯片的实现结果表明,CRC生成模块与校验模块的数据吞吐量分别超过1.6Gbit/s和800Mbitl/s。

关 键 词:异步转移模式  循环冗余校验  并行
修稿时间:2004年6月30日
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号