首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的数据链路误码仪设计
引用本文:李佳,陈顺方,丁勇飞,刘国梁. 基于FPGA的数据链路误码仪设计[J]. 航空电子技术, 2013, 0(3)
作者姓名:李佳  陈顺方  丁勇飞  刘国梁
作者单位:中国航空无线电电子研究所,上海,200241
摘    要:本文对数据链路通信系统中的误码仪进行分析设计,给出了误码率的定义,剖析了误码仪的工作原理,并分别对发射端和接收端两部分进行了描述,介绍了两种典型误码仪的工作方法,其中详细描述了阈值检测法的原理和工作模式。文中实现了发射端和接收端的FPGA设计,给出FPGA设计结论,并最终表述了在数据链路上的应用情况。

关 键 词:误码率  m序列  同步  阈值

The Design of Error Rate Tester Based on FPGA in Data Transmission System
LI Jia , CHEN Shun-fang , DING Yong-fei , LIU Guo-liang. The Design of Error Rate Tester Based on FPGA in Data Transmission System[J]. Avionics Technology, 2013, 0(3)
Authors:LI Jia    CHEN Shun-fang    DING Yong-fei    LIU Guo-liang
Abstract:
Keywords:Error Ratio  m Sequence  Synchronize  Threshold Value
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号