首页 | 本学科首页   官方微博 | 高级检索  
     检索      

边界扫描技术在板级可测性设计中的应用
引用本文:史贤俊,周绍磊,张文广,周杰.边界扫描技术在板级可测性设计中的应用[J].海军航空工程学院学报,2006,21(2):249-252, 256.
作者姓名:史贤俊  周绍磊  张文广  周杰
作者单位:1. 海军航空工程学院控制工程系
2. 海军航空工程学院研究生管理大队,山东,烟台,264001
摘    要:阐述了JTAG技术的基本原理,从设计方法、优化策略及实现技术等方面,对基于JTAG的PCB可测性设计进行了研究,给出了具体的实现方法,并实现了导弹通用测试系统中数据采集电路板的可测性设计。

关 键 词:电路板  边界扫描  可测性设计  JTAG
修稿时间:2005年11月10

the design for board-level test
SHI Xianjun,ZHOU Shaolei,ZHANG Wenguang and ZHOU Jie.the design for board-level test[J].Journal of Naval Aeronautical Engineering Institute,2006,21(2):249-252, 256.
Authors:SHI Xianjun  ZHOU Shaolei  ZHANG Wenguang and ZHOU Jie
Abstract:The basic principle of JTAG technique is presented. The design for test of PCB based on JTAG is researched from designed method, optimization strategy, realization technique and so on. Some concrete implementing methods are given, and the realization of the measurability design of the data collection circuit board of the missile universal test system is presented.
Keywords:circuit board  boundary scan  design for test  JTAG
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《海军航空工程学院学报》浏览原始摘要信息
点击此处可从《海军航空工程学院学报》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号