首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种嵌入式处理器间SPI总线通信优化方法
引用本文:白林亭,海钰琳,李亚晖.一种嵌入式处理器间SPI总线通信优化方法[J].航空计算技术,2016(6):103-107.
作者姓名:白林亭  海钰琳  李亚晖
作者单位:1. 中航工业西安航空计算技术研究所,陕西西安710068;机载弹载计算机航空科技重点实验室,陕西西安710068;2. 中航工业西安航空计算技术研究所,陕西西安,710068
基金项目:中航工业技术创新基金项目资助(2014D63130R),航空科学基金项目资助(2015ZC31005)
摘    要:SPI(Serial Peripheral Interface,串行外设接口)作为一种全双工的同步通信总线,常用于嵌入式处理器间的通信.提出一种在P2020处理器与基于Xilinx K7 FPGA芯片的软核处理器间的SPI总线通信优化方法.利用SPI总线双向同步传输的特点,提出一种简易且有效的通信协议保证通信质量;根据SPI总线两端处理器的时钟频率,设置SPI总线波特率,提升数据传输速率;同时,考虑SPI总线两端处理器的处理频率的差异,设置合理数据传输延迟,保证数据传输的正确性和稳定性.实验结果表示,该SPI总线通信方法在上述平台中能够达到750KB/S的通信速率,能够满足多种嵌入式平台的数据传输需求.

关 键 词:SPI总线  通信协议  波特率  传输延迟

A SPI Bus Communication Optimization Method between Embedded Processors
Abstract:
Keywords:SPI bus  communication principle  baud rate  transfer delay
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号