首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   9篇
  免费   0篇
航空   1篇
航天   8篇
  2012年   1篇
  2008年   2篇
  2004年   2篇
  2001年   1篇
  1998年   1篇
  1987年   2篇
排序方式: 共有9条查询结果,搜索用时 15 毫秒
1
1.
文章介绍了空间面阵CCD相机工作模式和特点,以AT71201M面阵CCD器件为例,探讨了面阵CCD相机时序电路的设计要求和实现方法,对时序发生电路的功能进行了仿真分析.  相似文献   
2.
通过运用故障树分析(FTA)技术,对某运载火箭控制系统点火时序电路及紧急关机电路进行可靠性分析,发现了在设计中虽采取了冗余等可靠性设计措施,但仍存在着不易发现的薄弱环节,对此,提出了改进措施及建议。  相似文献   
3.
文章论述了CCD相机成像电路的关键技术,包括电源处理接地设计和驱动信号的性能改进,并时滤波技术进行了探讨。  相似文献   
4.
大型飞行器控制系统中使用的时序系统,过去是以机械程序配电器为核心的一套电路系统。随着数字式飞行控制系统技术的发展,数字化时序系统已应用于飞行器控制系统中。数字化时序系统是在弹载计算机控制下进行工作的,有效路数32路,最大路容15A,时间误差小于±1ms。采取故障预示电路,电爆管奇偶分组连接,选取限流电阻和缩短电爆加电时间等措施保证可靠性。经试验证明数字化时序系统代替模拟量时序系统是完全可行的。  相似文献   
5.
文章论述了CCD相机成像电路的关键技术 ,包括电源处理接地设计和驱动信号的性能改进 ,并对滤波技术进行了探讨。  相似文献   
6.
设计了基于复杂可编程逻辑器件(CPLD)的CCD驱动电路系统.选用Altera公司的MAX7000S系列CPLD作为硬件设计平台,运用VHDL语言对TCD2252D的驱动时序电路进行了描述,并对所设计的驱动程序进行了仿真.  相似文献   
7.
星载FPGA内时序电路设计与时钟控制技术分析   总被引:1,自引:0,他引:1  
在分析星载FPGA内时序电路特性以及FPGA可编程资源特性的基础上,指出了FPGA内同步时序电路出现时钟偏斜现象的机理。针对时钟偏斜,提出了星载FPGA内时序电路的设计准则。基于设计准则,提出了并行移位寄存器的一种异步化设计方法,阐述了在FPGA源代码中设置设计约束,或在逻辑综合与布局布线过程中联合设置设计约束,将主要同步时序电路时钟信号布置在全局时钟网络上的方法。工程实践表明:上述方法很好地解决了星载FPGA内同步时序电路时钟偏斜问题,可确保星载FPGA工作的稳定性与可靠性。  相似文献   
8.
全数字时序装置由控制存贮器、隔离功率放大器及安全监视电路组成。其可靠性高,通用性好,修改参数灵活,响应速度快,体积小,重量轻,抗干扰能力强。使用两台数字时序装置可完成运载火箭的全部时序要求,而用机械指令装置则需三台以上  相似文献   
9.
介绍了独热 (一对一 )状态编码法在设计同步时序电路中的应用。讨论了具有独热状态编码的同步时序电路的自启动的校正问题。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号