首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   40篇
  免费   5篇
  国内免费   2篇
航空   22篇
航天技术   7篇
综合类   5篇
航天   13篇
  2024年   1篇
  2023年   1篇
  2022年   1篇
  2021年   2篇
  2019年   1篇
  2017年   2篇
  2016年   3篇
  2015年   2篇
  2014年   2篇
  2012年   1篇
  2011年   1篇
  2010年   1篇
  2009年   2篇
  2008年   1篇
  2007年   3篇
  2006年   3篇
  2005年   8篇
  2004年   2篇
  2003年   3篇
  2001年   2篇
  1999年   1篇
  1995年   1篇
  1993年   2篇
  1992年   1篇
排序方式: 共有47条查询结果,搜索用时 78 毫秒
1.
基于C167CS和MAS3507+DAC3550解码器的音频播放器设计   总被引:1,自引:0,他引:1  
多媒体播放器市场的快速发展为低成本的DSP/MCU混合器件的应用提供了发展的良机.本文分析了Infineon(SIEMENS)C167CS的结构,提出了Infineon(SIEMENS)C167CS单片机和MAS3507 DAC3550解码器开发的MP3播放器的方案,采用了自顶向下的设计方法对总体设计方案、硬件各个组成部分(播放器的硬件解码技术、数模转换的控制技术)和软件进行了分析和设计.全部程序用Keil公司的C编译器和链接器编译通过并运行良好,该系统具有实现简单,成本低,运行效率高,功能强大等优点,有很好的发展前途.  相似文献   
2.
介绍了一种运用VHDL来实现维特(Viterbi)译码器的方法。详细描述了维特比译码器的优化算法和用VHDL语言实现原理。电路在集成开发环境MAX PLUSII下可以完成设计、仿真、适配并下载。文中给出了维特比译码器顶层设计电路图,以及电路的主要模块和总体电路的仿真结果。其仿真结果表明,用VHDL实现维特比译码器是一种快速有效的方法。  相似文献   
3.
介绍一种基于C51内核的单片机MP3解码系统的设计与实现,系统采用高性能51单片机和灵活的模拟音频接口,通过对MP3的编解码算法和编程的改进与优化,实现实时解码过程。  相似文献   
4.
目前,星载高速存储设备中采用商用RS编译码IP核来实现数据纠错功能,能够实现的编译码最高速率为800 Mbps,只能依靠多个IP核同时工作达到吉比特高速数据存取速率的要求。星载存储数据发生错误的主要原因是存储区单粒子翻转和存储介质本身特性产生的单比特数据错误。针对星载存储数据的误码特性,本文提出一种RS编译码改进算法,通过对编码算法中的剩余多项式及译码算法中的伴随多项式进行降次处理,减小编译码过程中运算的迭代次数及计算量,以及对编译码算法中的基本运算单元有限域乘法器采用子项复用技术,实现对传统RS编译码算法的改进。结果表明改进后的编译码器能达到最高数据速率为10.5 Gbps,编码器资源较单个商用IP核减少15%,译码器资源减少40%,能够满足后续高速存储平台的应用要求。  相似文献   
5.
在飞机地面模拟试验环境下需要测试高升力系统襟翼扭力管旋转角度.由于扭力管属于系统试验件,在不改变试验环境构型的情况下不可截断或更换安装用于测试扭力管旋转角度的旋转编码器.本文利用同步轮法实现了在不破坏扭力管前提下安装旋转编码器测试扭力管旋转角度,方法简单、可靠,且容易实现,很好的满足了试验大纲要求.  相似文献   
6.
光电编码器信号处理及接口电路设计   总被引:1,自引:0,他引:1  
本文着重从工程应用的角度讨论了光电编码器的辨向与倍频电路、脉冲计数器电路,以及与计算机的接口电路的设计方法,并以某电动三轴飞行模拟转台上所用的光电编码器信号处理及接口电路为例,详述了各功能电路的设计方法及一些实际问题的具体解决办法。试验结果表明:该电路板工作可靠、性能稳定,能在较为恶劣的环境下给出转角的精确测量值。  相似文献   
7.
本文介绍了一种适合两种旋转编码器、两开关量动作8路输出的电子式凸轮开关的设计方案.该控制器根据机械凸轮原理设计,以双单片结构为控制中心,对从旋转编码器输入其中的脉冲或编码进行数据采集和处理,将处理结果以开关电平的方式输出.该控制器可作为独立通用的控制单元与其它可编程控制器组合使用,使应用系统的开发工作量显著降低,适用于具有循环往复、顺序动作特点的机电一体化设备中.  相似文献   
8.
基于FPGA的BCH(31,21)码译码器的设计   总被引:1,自引:0,他引:1  
本文介绍了采用FPGA设计BCH(31.21)码的译码器的方法.译码器能对BCH(31.21)码进行译码和纠正低于或等于2位的随机错误.并给出了在MAX PLUSⅡ软件平台下的仿真结果。  相似文献   
9.
详细描述了RS译码器的结构及设计;并采用FPGA技术实现了高速RS译码器。测试表明,其最高传输速率可达100MB/s。该译码器可满足高码率传输需求的场合。  相似文献   
10.
为满足某型光电经纬仪的使用要求,设计了某绝对式恒光源 24位光电轴角编码器分系统。该编码器采用 16位绝对式光学码盘,码盘刻划有粗码道、通圈码道、中精码道和精码道。精码道的线对数为 16 384(14位)。方位和高低编码器的处理电路设计在一块电路板上,采用一片 DSP为主机,6个读数头输出 64路码盘光电信号分别经放大整形、A/D转换输入至 DSP。DSP完成数据采集、细分、译码、校正等处理,把轴的转角变换成 24位自然二进制角度代码输出和上传。使用情况表明:该编码器的光机结构布局合理、性能稳定,电路板和元器件少、操作简单、测角精度高,满足某型光电经纬仪对于编码器系统的要求,具有较高的实用价值。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号