首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   4篇
  免费   1篇
航空   4篇
航天技术   1篇
  2023年   1篇
  2019年   1篇
  2013年   1篇
  2012年   1篇
  2010年   1篇
排序方式: 共有5条查询结果,搜索用时 171 毫秒
1
1.
高速串行总线RapidIO与PCI Express协议分析比较   总被引:2,自引:0,他引:2  
随着新一代嵌入式系统对数据传输能力要求的提高,高速串行总线有着越来越广泛的应用,RapidIO和PCI Express(亦称PCIe)是常见的选择。通过对这两种协议在整体工作机制及其特点、分层模型、拓扑结构、服务质量等方面的分析比较,为嵌入式系统设计中高速串行总线的选择提供参考。  相似文献   
2.
遥感卫星图像数据量的高速增长,以及遥感卫星搭载的相机不同工作模式下产生的数据差异化处理的需求,为星间数据处理带来了巨大挑战。针对星载Gbit·s–1级高速数据收发及文件缓存等星间数据处理面临的问题,以百兆每秒级星载高速接收缓存系统为切入点,以遥感卫星数据处理的发展为依据,在分析SerDes传输原理的基础上,采用模型仿真和工程验证的方法,制定了高速串行数据链路层传输协议SSLLP(Satellite Serial Link Layer Protocol)和类文件化高速缓存的策略。在硬件设计和软件开发的基础上,最终完成了具备处理入口速率3.2 Gbit·s–1并能以类文件化的方式缓存64个数据文件的星载数据处理单元的工程实现。测试结果表明,基于SSLLP的高速串行数据接收正确,缓存策略有效,系统高效可靠。该设计已在某型号任务中取得在轨验证,为星载高速串行数据处理系统提供了参考。  相似文献   
3.
为满足高度综合化的发展对嵌入式数字信号处理技术的更高要求,提出一种高性能数据信号处理模块的设计实现方案.模块采用符合VITA 46/VITA 48的VPX标准设计,用多片高性能多核处理器组建处理器阵列来实现超高数据信号处理性能;采用Serial RapidIO、PCI Express、Gigabit Ethernet三种标准高速串行总线来满足不同应用的高速数据通信要求;采用交换开关式互连体系结构设计,支持容错/重构和可扩展性,能够满足嵌入式领域多通道、多任务的应用需求.  相似文献   
4.
邓豹  任喜梅 《航空计算技术》2012,(3):115-118,122
推动嵌入式数字信号并行处理技术发展主要涉及三个领域的技术:处理器技术、系统的拓扑结构和互连协议。对三项关键技术相关领域技术发展的内容、技术优缺点、技术应用和发展趋势进行了分析。以此为基础,提出了某嵌入式数字信号并行处理模块的设计实现方案。系统具有高速信号处理能力、高速数据传输能力、互连拓扑结构灵活、易扩展、支持容错/重构等特性。  相似文献   
5.
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号