排序方式: 共有3条查询结果,搜索用时 78 毫秒
1
1.
基于COTS的空间信息处理系统单粒子闭锁保护技术实现 总被引:2,自引:0,他引:2
空间信息处理系统是用于宇航领域的嵌入式星载计算机系统,必须考虑到太空辐射问题的影响,应具有抗辐射的功能。在对太空辐射环境分析的基础上,重点针对单粒子闭锁(SEL)辐射效应研究了在商用现货(COTS)技术下小卫星的空间信息处理系统的抗辐射设计,给出了一种基于过流监测思路的COTS技术下抗SEL保护电路,并据此设计了在双机系统结构中的抗SEL解决方案。该方案将抗SEL保护电路分散到空间信息处理系统的各需要部分,构成网状实现了对SEL的分散监控保护和集中控制解决。本方案在某航天器空间信息处理系统中进行了原型实现,系统运行稳定、可靠。 相似文献
2.
针对空间辐射环境下的单粒子翻转效应,结合COTS器件的特点,介绍了一种空间环境下COTS计算机的嵌入式解决方案,并结合应用的要求给出了抗SEU容错体系结构的设计方案—基于COTS器件的多级容错结构。文章分别从芯片级、模块级和系统级3个容错粒度展现了空间计算机容错体系结构的设计思路,最后还利用了混联模型分析并计算了系统的可靠度指标。 相似文献
3.
SRAM型FPGA的抗SEU方法研究 总被引:3,自引:0,他引:3
通过分析静态随机访问存储器(Static Random Access Memorg,SRAM)型现场可编程门阵列(Field Programable Gate Array,FPGA)遭受空间单粒子翻转(SEU)效应的影响,并比较几种常见的抗SEU技术:三模冗余(Triple Module Redwcdancy,TMR)、纠错码(Error Correction Code,ECC)和擦洗(Scrubbing),提出了一种硬件、时间冗余相结合的基于双模块冗余比较的抗SEU设计方法。在FPGA平台上对线性反馈移位寄存器(Linear Feedback Shift Register,LFSR)逻辑进行软件仿真的抗SEU验证实现,将各种容错设计方法实现后获得的实验数据进行分析比较。结果表明,64阶LFSR的抗SEU容错开销与基于硬件的TMR方法相比,可以节省92%的冗余逻辑资源;与基于时间的TMR相比,附加时间延迟缩短26%。 相似文献
1