排序方式: 共有12条查询结果,搜索用时 31 毫秒
1.
2.
3.
4.
5.
低功耗CMOS带隙基准电压源的设计 总被引:1,自引:0,他引:1
设计了低功耗、高电源抑制比CMOS带隙基准电压发生器电路。其设计特点是采用了共源共栅电流镜 ,运放的输出作为驱动的同时还作为自身的偏置电路 ;使用CSMC标准 0 6 μm双层多晶硅n -wellCMOS工艺混频信号模型 ,利用Cadence的Spectre工具对其仿真 ,结果显示当温度和电源电压变化范围为 - 5 0℃~ 15 0℃和4 5V~ 5 5V时输出基准电压变化小于 1 6mV和 0 13mV ;低频电源抑制比达到 75dB。电路在 5V电源电压下工作电流小于 10 μA。该电路适用于对功耗要求低。 相似文献
6.
7.
8.
9.
10.