全文获取类型
收费全文 | 334篇 |
免费 | 63篇 |
国内免费 | 55篇 |
专业分类
航空 | 211篇 |
航天技术 | 102篇 |
综合类 | 45篇 |
航天 | 94篇 |
出版年
2024年 | 4篇 |
2023年 | 8篇 |
2022年 | 10篇 |
2021年 | 16篇 |
2020年 | 24篇 |
2019年 | 15篇 |
2018年 | 16篇 |
2017年 | 14篇 |
2016年 | 9篇 |
2015年 | 11篇 |
2014年 | 14篇 |
2013年 | 19篇 |
2012年 | 30篇 |
2011年 | 29篇 |
2010年 | 23篇 |
2009年 | 31篇 |
2008年 | 38篇 |
2007年 | 16篇 |
2006年 | 26篇 |
2005年 | 20篇 |
2004年 | 20篇 |
2003年 | 15篇 |
2002年 | 12篇 |
2001年 | 10篇 |
2000年 | 7篇 |
1999年 | 4篇 |
1998年 | 2篇 |
1996年 | 2篇 |
1995年 | 2篇 |
1994年 | 1篇 |
1993年 | 1篇 |
1992年 | 1篇 |
1990年 | 1篇 |
1989年 | 1篇 |
排序方式: 共有452条查询结果,搜索用时 62 毫秒
1.
2.
应用聚类分析对关联规则进行分组 总被引:3,自引:0,他引:3
关联规则是要从大量的数据中找到数据之间的规律,但有时所产生的规律十分繁多,从而形成新的知识管理问题。针对该问题本文提出了一个新的算法,该算法利用系统聚类分析方法对规则进行分组,从而可更好地帮助用户解所发现的规律,该方法的距离(RatioD)是基于关联规则本身,因此,可对规则进行高效地分组。实验结果表明,该算法是有效的。 相似文献
3.
某型无人直升机遥控系统BIT技术研究与实现 总被引:1,自引:0,他引:1
机内测试 (Built- In Test,简称 BIT)是一种能显著改善系统或设备测试性和诊断能力的重要技术手段。文中研究如何在遥控系统中运用 BIT技术来提高其测试性 ,并提出了一种分层测试方案 ,研究成果已应用于某型无人驾驶直升机 ,满足了遥控系统的测试性要求 相似文献
4.
5.
The progress on Chinese Space Solar Telescope (SST) in 2004-2006 is introduced. The scientific objectives are further clarified and the ground operation system has been planned. The 7 key technical problems of SST satellite platform and payloads have been tackled, which lay solid scientific and technological foundations for engineering prototype phase of the SST project. At present the SST project undergoes evaluation by CNSA and CAS so as to enter the engineering prototype phase of the SST project if it is finally approved. 相似文献
6.
7.
8.
张晓林 《沈阳航空工业学院学报》1995,12(2):12-16
本文介绍了对航空电子系统的数字、模拟混合信号电子系统的自动化设计技术的初步研究,介绍了具有面向用户的统一的数据库及管理框架环境ESDA软件系统的结构和系统软件包的组成。 相似文献
9.
本文选用纳米粉ZrO2,分别采用单一静电稳定机制、加入PEG的空间位阻稳定机制和加入PMAA-NH4的电空间稳定机制制备成2vol%的ZrO2水悬浮液,通过Zeta电位、沉降实验等手段,最终得到了碱性条件下的高分散、高稳定的ZrO2水悬浮液。实验证明:当pH=8.3时,PMAA-NH4的分散效果最好。 相似文献
10.
为了满足在一个系统中使用多码率低密度奇偶校验(LDPC)码字的需求,设计了一个多码率准循环LDPC(QC LDPC)码编码器;按照功能,将编码器分成输入缓存单元(ISU)、生成矩阵存储单元(GMSU)、矩阵乘法运算单元(MMU)以及输出缓存单元(OSU)4个主要组成部分;通过使用多个小块存储器组合的方式设计ISU可以使无效存储空间降到最低;通过分析各种码率生成矩阵特点,将矩阵进行分割,从而将各种码率生成矩阵所需要的信息存储在若干个存储单元中;MMU用于完成信息位与矩阵的乘法与求和运算,运算单元的数目和GMSU的数目相等;OSU中包括两个存储器,采用乒乓操作,以提高编码速率。通过管脚的选择,此编码器支持0.4, 0.6以及0.8码率3种编码模式。最后用Altera公司的现场可编程门阵列(FPGA)EP1S801508C7对编码器进行了实现。结果显示此编码器仅耗费5 339个逻辑单元,占FPGA总逻辑单元的7%,耗费439 296比特的存储器资源,占FPGA总存储器资源的6%。 相似文献