全文获取类型
收费全文 | 2452篇 |
免费 | 579篇 |
国内免费 | 404篇 |
专业分类
航空 | 1859篇 |
航天技术 | 726篇 |
综合类 | 404篇 |
航天 | 446篇 |
出版年
2024年 | 13篇 |
2023年 | 46篇 |
2022年 | 107篇 |
2021年 | 123篇 |
2020年 | 133篇 |
2019年 | 117篇 |
2018年 | 142篇 |
2017年 | 131篇 |
2016年 | 114篇 |
2015年 | 106篇 |
2014年 | 156篇 |
2013年 | 142篇 |
2012年 | 178篇 |
2011年 | 188篇 |
2010年 | 135篇 |
2009年 | 171篇 |
2008年 | 145篇 |
2007年 | 126篇 |
2006年 | 125篇 |
2005年 | 131篇 |
2004年 | 84篇 |
2003年 | 91篇 |
2002年 | 75篇 |
2001年 | 62篇 |
2000年 | 55篇 |
1999年 | 73篇 |
1998年 | 53篇 |
1997年 | 49篇 |
1996年 | 58篇 |
1995年 | 44篇 |
1994年 | 51篇 |
1993年 | 56篇 |
1992年 | 43篇 |
1991年 | 37篇 |
1990年 | 37篇 |
1989年 | 20篇 |
1988年 | 14篇 |
1987年 | 2篇 |
1986年 | 1篇 |
1984年 | 1篇 |
排序方式: 共有3435条查询结果,搜索用时 15 毫秒
81.
基于PIV技术的单圆孔脉冲射流流场特征 总被引:1,自引:1,他引:0
对稳态射流及脉冲射流冲击靶板时的流场特性结构进行了探索和分析。采用高频粒子图像测速技术,在射流管口到冲击靶板间距为6倍管径的条件下,对稳态射流进口雷诺数为6 000的稳态射流及脉冲频率为20 Hz的脉冲射流进行了实验测量,得到了射流核心区、壁面射流区及滞止区内的速度分布。研究发现:①由于射流剪切作用的影响,脉冲射流核心区的最大轴向脉动速度为稳态射流的3倍。②滞止区内,由于射流的剪切作用和壁面的滞止作用,导致了脉冲射流轴向速度梯度最大为稳态射流的2倍,同时,滞止区内的最大脉动速度是稳态射流脉动速度的3倍。③脉冲射流对壁面的卷吸以及旋涡的产生和传播过程,破坏了壁面射流区稳定的速度边界层。相比稳态射流,脉冲射流的流场增加了湍流相干结构的含能并产生周期性的大尺度卷吸涡。 相似文献
82.
脉冲爆震燃烧室出口燃气能量分布特性 总被引:1,自引:1,他引:0
为了提高脉冲爆震燃烧室出口燃气能量转换效率,采用数值计算方法,研究了带气动阀和爆震增强结构的脉冲爆震燃烧室出口燃气能量分布特性,结果表明:脉冲爆震燃气的膨胀过程先后经历一次膨胀、二次膨胀和过度膨胀3个阶段,单个周期内二次膨胀阶段的时间和能量占比最大;燃烧室出口燃气压力势能、动能、内能和能流密度的分布主要受燃气压力的影响,且变化规律与燃气压力一致;一次膨胀阶段燃气增加的压力势能、动能、内能分别占单个周期的479%、259%、251%;二次膨胀阶段燃气增加的压力势能、动能、内能分别占单个周期的502%、576%、581%。 相似文献
83.
84.
85.
86.
MTPS蜂窝夹芯结构传热性能及热应力分析 总被引:4,自引:0,他引:4
对于金属防热结构的蜂窝夹芯结构的稳态情况,基于材料的全灰体假设,同时考虑热传导和热辐射两种传热形式对温度场的耦合作用,利用热流量守恒建立了蜂窝芯层温度场的非线性积分方程。离散化后利用数值方法得到方程组的数值解。对于美国兰利研究中心的实验结果,与本文方法的对比计算结果基本吻合。进一步,利用计算结果讨论了给定面板温度边界情况下,下面板、柱体层的灰度、蜂窝结构长径比对夹芯温度场的影响。并根据温度场和近似的应力分析模型,用半解析结果讨论了稳态情况下蜂窝芯层上的热应力。 相似文献
87.
为了满足在一个系统中使用多码率低密度奇偶校验(LDPC)码字的需求,设计了一个多码率准循环LDPC(QC LDPC)码编码器;按照功能,将编码器分成输入缓存单元(ISU)、生成矩阵存储单元(GMSU)、矩阵乘法运算单元(MMU)以及输出缓存单元(OSU)4个主要组成部分;通过使用多个小块存储器组合的方式设计ISU可以使无效存储空间降到最低;通过分析各种码率生成矩阵特点,将矩阵进行分割,从而将各种码率生成矩阵所需要的信息存储在若干个存储单元中;MMU用于完成信息位与矩阵的乘法与求和运算,运算单元的数目和GMSU的数目相等;OSU中包括两个存储器,采用乒乓操作,以提高编码速率。通过管脚的选择,此编码器支持0.4, 0.6以及0.8码率3种编码模式。最后用Altera公司的现场可编程门阵列(FPGA)EP1S801508C7对编码器进行了实现。结果显示此编码器仅耗费5 339个逻辑单元,占FPGA总逻辑单元的7%,耗费439 296比特的存储器资源,占FPGA总存储器资源的6%。 相似文献
88.
89.
90.