排序方式: 共有55条查询结果,搜索用时 0 毫秒
51.
数据采集系统的PCI总线接口设计 总被引:3,自引:0,他引:3
介绍了一种基于PCI总线的高速数据采集传输系统的实现方法。概述了快速、简易PCI总线控制专用芯片CH365的主要特点,描述了其本地硬件地址的实现方法,并给出了在12通道数据采集系统中的一个应用实例。 相似文献
52.
基于PCI的1553B总线接口卡的设计与实现 总被引:4,自引:0,他引:4
对 PCI局部总线与其他计算机局部总线进行了性能分析和比较 ;介绍了围绕 15 5 3B总线协议芯片设计基于 PCI的 15 5 3B总线接口卡的一些关键技术 :应用 PCI协议接口芯片实现PCI总线和本地的 15 5 3B总线之间的桥接 ,对 15 5 3B总线接口卡的软件接口进行配置等 ;并对15 5 3B总线接口卡与其配套软件之间的数据流和控制流进行了说明。 相似文献
53.
基于PCI总线和SDRAM的高速数据采集卡研制 总被引:1,自引:0,他引:1
针对被动式毫米波成像系统对高速数据采集的要求,提出了一种基于PCI总线的高速数据采集卡的实现方案。该方案应用了高速AD、FPGA及SDRAM等高速电路,使用FPGA作为主控芯片,利用SDRAM对数据缓存。实现了双通道高速数据同步采集的目标,达到了最高采样率为200Msps、量化精度为8bit、存储深度为每通道4MByte的技术指标。 相似文献
54.
介绍一种通用硬线逻辑算法验证平台的设计思路。在人机交互界面干预下,可通过高性能的PCI局部总线接口,从文件系统向算法验证平台系统分别传送构成待验证算法硬线逻辑的码流以及该算法运算所需的输入数据,并将该算法的运算结果向文件系统输出。利用这个平台,已验证基于小波变换和零树编码的先进的图像压缩/解压缩算法的硬线逻辑。本系统的框架也可用于验证其它用同类且规模类似的FPGA(CPLD)实现的硬线逻辑算法。因此,它是一个通用的算法验证平台框架 相似文献
55.
针对专用总线电路板模件,利用一种通用电路测试仪,设计了一个专用总线电路模件测试维修平台。 相似文献