全文获取类型
收费全文 | 274篇 |
免费 | 22篇 |
国内免费 | 13篇 |
专业分类
航空 | 133篇 |
航天技术 | 80篇 |
综合类 | 46篇 |
航天 | 50篇 |
出版年
2023年 | 10篇 |
2022年 | 10篇 |
2021年 | 18篇 |
2020年 | 13篇 |
2019年 | 7篇 |
2018年 | 6篇 |
2017年 | 3篇 |
2016年 | 9篇 |
2015年 | 12篇 |
2014年 | 11篇 |
2013年 | 12篇 |
2012年 | 35篇 |
2011年 | 25篇 |
2010年 | 12篇 |
2009年 | 14篇 |
2008年 | 12篇 |
2007年 | 11篇 |
2006年 | 21篇 |
2005年 | 13篇 |
2004年 | 8篇 |
2003年 | 11篇 |
2002年 | 5篇 |
2001年 | 3篇 |
2000年 | 6篇 |
1999年 | 4篇 |
1998年 | 2篇 |
1997年 | 2篇 |
1996年 | 1篇 |
1994年 | 2篇 |
1993年 | 4篇 |
1992年 | 4篇 |
1989年 | 2篇 |
1988年 | 1篇 |
排序方式: 共有309条查询结果,搜索用时 171 毫秒
41.
王剑 《中国民航学院学报》1997,15(6):19-25
根据在混合显示方式下原始视频和综合信息显示的特点,分析了在综合信息显示时间不足的情况下,增大其显示时间的方法,如何保证固定的刷新频率,及自适应扫描线抑制方法中相应控制信号的产生过程,还分析了减少扫描线对原始视频信息显示的影响。 相似文献
42.
图片、语音、视频等多媒体形式的信息交流在网络通信中占有重要地位,同时也有很多非法信息的传播隐匿于此。隐写分析是甄别隐秘信息是否存在的有效手段,提出了一种通用的基于多尺度残差卷积网络的HEVC视频隐写分析算法。网络主体由残差计算、特征提取和二分类3部分构成,其中在特征提取部分针对性地提出了残差卷积层、多尺度残差卷积模块及隐写分析残差块。实验结果表明:所提算法基于视频像素域分析网络的检测率高达99.75%,比传统的手工提取特征方法具有更大的优势。 相似文献
43.
当前主流的视频压缩标准,如H.264、HEVC等,主要是针对摄像机拍摄的视频而设计的.而屏幕内容(SC)的视频是由计算机生成的,无噪声,要求更高的压缩效率,同时与摄像机拍摄的视频相比包含更多的结构相似性.提出了一种利用屏幕视频中相似性的模板匹配帧内编码方法,采用由21个像素点组成的模板,以像素点为最小单位对整帧进行模板匹配,并使用哈希函数实现高效的模板查找,最后对残差图像进行熵编码.实验结果显示,与标准的HEVC扩展方法相比,该方法在无损编码上压缩率可以提高一倍,编码时间减小了近一半. 相似文献
44.
现有的远程视频通信系统往往局限于如何实时、准确地传递足量的信息,却忽略了远程通信双方的交互需求;此外,传统的视频通信基于二维信息,并未对双方的三维信息充分加以利用.因此,在视频通信中融入3D技术,可以使得远程交互更加自然、高效,增强通信沉浸感.本文着眼于远程视频协作中的交互层面,提出了远程视频协作系统的"沉浸式"设计目标,据此设计并实现了一种新型的、基于视频虚拟化身的远程视频协作系统.具体而言,系统使用Creative Senz3D深度摄像头,通过背景分割技术提取通信者的前景图像以作为虚拟化身,再将不同通信者的虚拟化身置于共同的虚拟场景之中,并在系统中加入手势的辅助控制,设计了人物之间、人物与虚拟场景之间的自然的、"沉浸式"的交互方式,拓展了远程通信的交互协作模式.最后通过用户实验表明,本文设计的基于视频虚拟化身的远程视频协作模式,可以有效地提升远程通信协作的沉浸感. 相似文献
45.
提出了一种基于视频数据的机场跑道外来物(FOD,Foreign Object Debris)检测算法,该算法包括几何校正、背景差分、杂波抑制和伪装消除等4个步骤.其中,几何校正排除了摄像头轻微抖动造成的图像差异;背景差分利用每个像素对应的颜色向量信息,建立背景模型并进行定时更新;杂波抑制和伪装消除利用差分图像和原始图像信息,建立马尔科夫随机场和概率统计模型,在降低虚警的同时提高了检测率.将本算法应用于两组不同光照条件下获取的视频图像,检测不同形状和颜色的FOD目标;采用本算法对机场实测数据进行测试,验证了算法的有效性. 相似文献
46.
47.
48.
49.
一种自适应的DWT域数字视频水印算法 总被引:1,自引:0,他引:1
提出一种基于小波变换域的自适应视频水印算法。算法先对视频信息进行场景分割,然后从各场景中选取待插入水印的帧序列,对各帧图象进行3D—DWT,并对低频子带进行小波块的划分,据小波块的分类结果自适应地调整嵌入水印的强度。 相似文献
50.
针对可变尺寸块运动估计(VBSME,Variable Block-Size Motion Estimation)的硬件结构在现场可编程门阵列(FPGA, Field Programmable Gate Array)上实现时消耗资源多且速度慢的问题,提出了一种面积和速度优化的VBSME硬件结构.其中,绝对差累加和(SAD,Sum of Absolute Differences)的计算采用基于随机存储器(RAM,Random Access Memory)的累加计算方式,比基于寄存器合并的方式节省了面积并增加了速度;通过采用脉动比较链而非总线结构,增强了多个SAD值的比较能力,并能高效地实现对部分差排除算法(PDE,Partial Difference Elimination)的支持.基于Virtex-II型FPGA器件,本结构消耗了2261个slice,时钟频率达到164MHz,在搜索窗口为16×16时可实时处理标清格式的视频.与同类设计相比,设计的面积可减少77%,速度增加218%,FPGA的硬件效率显著提升. 相似文献