全文获取类型
收费全文 | 2078篇 |
免费 | 244篇 |
国内免费 | 182篇 |
专业分类
航空 | 1070篇 |
航天技术 | 405篇 |
综合类 | 243篇 |
航天 | 786篇 |
出版年
2024年 | 19篇 |
2023年 | 81篇 |
2022年 | 83篇 |
2021年 | 88篇 |
2020年 | 90篇 |
2019年 | 95篇 |
2018年 | 60篇 |
2017年 | 72篇 |
2016年 | 64篇 |
2015年 | 84篇 |
2014年 | 95篇 |
2013年 | 95篇 |
2012年 | 99篇 |
2011年 | 116篇 |
2010年 | 112篇 |
2009年 | 99篇 |
2008年 | 95篇 |
2007年 | 98篇 |
2006年 | 103篇 |
2005年 | 104篇 |
2004年 | 107篇 |
2003年 | 69篇 |
2002年 | 74篇 |
2001年 | 55篇 |
2000年 | 51篇 |
1999年 | 53篇 |
1998年 | 44篇 |
1997年 | 37篇 |
1996年 | 30篇 |
1995年 | 26篇 |
1994年 | 34篇 |
1993年 | 35篇 |
1992年 | 29篇 |
1991年 | 24篇 |
1990年 | 32篇 |
1989年 | 27篇 |
1988年 | 11篇 |
1987年 | 8篇 |
1986年 | 3篇 |
1985年 | 1篇 |
1984年 | 1篇 |
1983年 | 1篇 |
排序方式: 共有2504条查询结果,搜索用时 15 毫秒
11.
对软件复用技术在军队指挥自动化系统的设计开发中的应用作了探讨 ,并给出了一个基于软件复用技术升级系统的例子。 相似文献
12.
星载多频段双极化共馈微波辐射计天线 总被引:4,自引:0,他引:4
作为“神州四号飞船”留轨段主载荷的多模态微波遥感系统中的微波辐射计天线是我国第一个工作到毫米波段的航天器天线,其工作频段跨越近6个倍频程,采用了多频、双极化共馈源偏置抛物反射面天线系统,首次应用就获成功。本文着重阐述该微波辐射计天线的多频、双极化共馈系统设计和毫米波高精度反射面天线的实现。文中还介绍了空间反射面天线的计算机机电热一体化设计。 相似文献
13.
14.
针对航空电子波分复用(WDM)网络,提出了一种新的多信道实时调度策略实时多信道加权轮转调度(RMWRR),将多信道分成强实时信道组和尽力服务信道组,通过调整强实时信道组的权值分配和在尽力服务信道组进行权值补偿的方法,在满足强实时消息强实时约束的同时,提高了带宽利用率,可以适应动态消息的权值变化。对经过流量整形的非强实时消息,RMWRR在尽力服务信道组对其提供延迟上界。通过理论分析,推导了RMWRR的强实时调度条件和尽力服务延迟上界。仿真和算例分析验证了该调度策略的强实时约束下的低资源占用和非强实时下的低延迟特性。 相似文献
15.
介绍一种具有内部边线式结构、可预知逻辑定时关系、资源规模庞大、I/O管肢数目丰富的一种EPLD(Erasable PLD)器件MACH4,该器件且可在系统上进行现场编程ISP(In System Programmability),能有效消除竞争冒险、作用灵活方便、可靠性高的一种-MACH4系列器件,并以设计某型导弹武器系统仪器--测时测频仪为例说明了应用ISP技术实现该系统设计的方法及技术要点。 相似文献
16.
17.
正交频分复用(OFDM)调制技术由于具有良好的抗多径干扰能力和高效的频谱利用率,在许多数字传输系统中被广泛应用,成为当今卫星通信研究的热点。本文提出了基于局部三角变换(LTT)的OFDM系统模型,该系统带外频率谱密度下降快,并能保持相邻的OFDM符号的正交性。给出了用离散余弦变换(DCT)实现的快速算法及复杂度,并考查了最优基的选取。仿真和分析结果表明:该系统误码率比基于快速傅里叶变换(FFT)的系统更小,能更好地适应高速传输带来的大多普勒频移,更有效地利用带宽,为接收端对高速数据的解调提供很好的保证。 相似文献
18.
一种改进的双重频退速度模糊方法 总被引:1,自引:0,他引:1
本文分析了双重复频率退模糊方法的局限性和误差成因,提出了一种统计求解方法进行速度退模糊.此方法同传统方法的差异在于,其首先对Nyquist数进行估计,再进行退模糊处理.理想实验和在中频相参多普勒天气雷达上的实际结果分析均表明,改进的方法具有更好的解速度模糊性能,且具有较高的实效性. 相似文献
19.
为了满足在一个系统中使用多码率低密度奇偶校验(LDPC)码字的需求,设计了一个多码率准循环LDPC(QC LDPC)码编码器;按照功能,将编码器分成输入缓存单元(ISU)、生成矩阵存储单元(GMSU)、矩阵乘法运算单元(MMU)以及输出缓存单元(OSU)4个主要组成部分;通过使用多个小块存储器组合的方式设计ISU可以使无效存储空间降到最低;通过分析各种码率生成矩阵特点,将矩阵进行分割,从而将各种码率生成矩阵所需要的信息存储在若干个存储单元中;MMU用于完成信息位与矩阵的乘法与求和运算,运算单元的数目和GMSU的数目相等;OSU中包括两个存储器,采用乒乓操作,以提高编码速率。通过管脚的选择,此编码器支持0.4, 0.6以及0.8码率3种编码模式。最后用Altera公司的现场可编程门阵列(FPGA)EP1S801508C7对编码器进行了实现。结果显示此编码器仅耗费5 339个逻辑单元,占FPGA总逻辑单元的7%,耗费439 296比特的存储器资源,占FPGA总存储器资源的6%。 相似文献
20.