全文获取类型
收费全文 | 130篇 |
免费 | 4篇 |
国内免费 | 8篇 |
专业分类
航空 | 68篇 |
航天技术 | 17篇 |
综合类 | 16篇 |
航天 | 41篇 |
出版年
2023年 | 3篇 |
2022年 | 4篇 |
2021年 | 10篇 |
2020年 | 6篇 |
2019年 | 2篇 |
2017年 | 2篇 |
2016年 | 7篇 |
2015年 | 6篇 |
2014年 | 17篇 |
2013年 | 3篇 |
2012年 | 4篇 |
2011年 | 10篇 |
2010年 | 7篇 |
2009年 | 7篇 |
2008年 | 6篇 |
2007年 | 6篇 |
2006年 | 3篇 |
2005年 | 6篇 |
2004年 | 4篇 |
2003年 | 7篇 |
2002年 | 1篇 |
2001年 | 3篇 |
2000年 | 1篇 |
1999年 | 1篇 |
1998年 | 4篇 |
1997年 | 1篇 |
1996年 | 4篇 |
1995年 | 4篇 |
1994年 | 1篇 |
1991年 | 1篇 |
1990年 | 1篇 |
排序方式: 共有142条查询结果,搜索用时 15 毫秒
91.
92.
93.
高轨空间中全球卫星导航系统(GNSS)信号可用性严重变差,对GNSS接收机的跟踪性能提出更高要求。利用GNSS信号传播链路模型分析了高轨空间GNSS信号特点,对比了标量跟踪和矢量跟踪这2类典型跟踪环路在高轨空间的适用性,进而设计了一种适用于高轨空间的GNSS矢量跟踪方案。该方案通过估计载噪比确定量测噪声方差阵,以对各通道量测信息进行加权处理来获得高精度的导航参数;并根据高轨航天器的动态性能确定过程噪声方差阵,利用轨道动力学模型对导航参数进行一步预测,从而实现了对各通道信号跟踪参数的准确预测及联合跟踪。仿真验证表明:所设计的跟踪方案可实现高轨空间中强信号对弱信号的辅助跟踪,从而提高了高轨空间中弱信号的跟踪性能及可用性,并对中断信号具有一定的桥接能力。 相似文献
94.
95.
实现了面向宇航应用的高可靠SoC异常处理系统软硬件设计.为提高可靠性,将处理器及异常处理系统寄存器进行冗余设计,对SoC片上SRAM及各外设存储模块引入EDAC检错/纠错(纠一检二)机制.采用中断控制器统一管理众多的外设中断请求,对数据/指令的EDAC校验一位错和二位错异常,引入不同的硬件处理机制.一位错可通过EDAC逻辑纠正,不影响处理器正常运行,通过中断控制器以异步异常方式处理;二位错不能被EDAC逻辑纠正,影响处理器指令执行,通过总线反馈信号以精确同步异常方式处理,保证了异常响应的效率和系统可靠性.仿真验证结果表明,该异常处理系统可正确处理SoC众多外设和处理器内部异常.本文中的设计方法对高可靠处理器异常处理系统设计具有一定的参考价值. 相似文献
96.
星敏感器是一种高精度姿态传感器,具有断续拍摄空间目标的能力,可作为空间目标监视平台。将星敏感器断续观测的短弧准确关联是实现空间目标精确定轨的前提。通过对空间目标的大量观测数据统计发现,空间目标的赤纬随赤经的变化始终满足一条周期为360°的正弦曲线且峰值与轨道倾角有关。对新旧航迹的赤经赤纬变化规律进行研究,提出一种基于正弦拟合的空间目标短弧关联算法,避免了空间目标初定轨的步骤,节约了算法运行时间。仿真中观测时长最短为50s,通过对目标密集的GEO带增加额外约束,可区分倾角相差0.01°的轨道。当航迹段间隔3h时,3组噪声水平目标关联的准确率均达90%以上。 相似文献
97.
信号传输子系统是航管雷达系统重要的组成部分,雷达信号通常由外场雷达站收发机产生后,通过RHP(雷达头处理器)形成航迹,然后经由传输子系统传送到本场终端处理机房,最后分配到各管制席位。由于雷达系统特殊的安装及技术要求,传输子系统往往有设备种类多、接口型号多、中问环节多的特点,不仅自身故障率高,而且可能影响雷达本身。因此,必须将它纳入雷达故障的排查范围,才能全面提升雷达的维护水平。中川机场雷达站对一起传输中断故障的排除便是一个典型例子。 相似文献
98.
陈波 《长沙航空职业技术学院学报》2007,7(2):58-60,71
介绍FANUC系统的中断型宏指令功能,提出利用该功能实现加工中心刀具破损在线监控的处理方法。通过实践应用证明,该方法简单实用,效果良好。 相似文献
99.
提出了计算中断起飞极限速度的基本公式和程序设计方法,根据飞行部门中断起飞的实际问题,对两种情况的中断起飞过程进行了计算分析。计算方法和过程分析对于飞行中处置中断起飞特情具有指导意义。 相似文献
100.
针对基于DSP芯片TMS320C6701的嵌入式软件系统设计过程中常见的中断冲突问题,提出相应的解决方法和简单有效的避免机制。通过将周期性中断改为主循环查询模式、将DSP系统计时由定时器中断改为FPGA同步计时等方式,使系统中多个中断设计简化为一个中断,避免中断间的冲突。针对中断和主程序间的访问冲突,通过在主程序中关中断等方式,避免共享资源访问冲突。针对DSP系统和外部总线的访问冲突,通过约定接口的通信协议,避免时序冲突。通过静态分析和动态长周期测试验证,方法有效避免了中断冲突,实现简单;针对不同冲突机制,措施灵活。设计已应用于星载相关设备,也可推广至其他嵌入式软件系统使用。 相似文献