全文获取类型
收费全文 | 1885篇 |
免费 | 120篇 |
国内免费 | 52篇 |
专业分类
航空 | 756篇 |
航天技术 | 319篇 |
综合类 | 109篇 |
航天 | 873篇 |
出版年
2024年 | 10篇 |
2023年 | 32篇 |
2022年 | 61篇 |
2021年 | 49篇 |
2020年 | 30篇 |
2019年 | 39篇 |
2018年 | 20篇 |
2017年 | 19篇 |
2016年 | 27篇 |
2015年 | 48篇 |
2014年 | 75篇 |
2013年 | 90篇 |
2012年 | 119篇 |
2011年 | 112篇 |
2010年 | 97篇 |
2009年 | 97篇 |
2008年 | 110篇 |
2007年 | 99篇 |
2006年 | 105篇 |
2005年 | 103篇 |
2004年 | 102篇 |
2003年 | 103篇 |
2002年 | 63篇 |
2001年 | 83篇 |
2000年 | 49篇 |
1999年 | 47篇 |
1998年 | 35篇 |
1997年 | 39篇 |
1996年 | 22篇 |
1995年 | 30篇 |
1994年 | 28篇 |
1993年 | 20篇 |
1992年 | 25篇 |
1991年 | 14篇 |
1990年 | 15篇 |
1989年 | 19篇 |
1988年 | 8篇 |
1987年 | 11篇 |
1986年 | 2篇 |
排序方式: 共有2057条查询结果,搜索用时 15 毫秒
81.
82.
天线抗干扰技术和扩展频谱抗干扰技术是卫星通信系统提升抗干扰能力的重要技术手段。文章针对静止轨道卫星通信系统抗干扰计算分析难度大的问题,引入卫星天线增益计算模型,提出一种抗干扰计算分析方法。对卫星、用户站和干扰站的空间几何关系进行建模,根据卫星天线方向图数据准确计算卫星天线对用户站和干扰站的接收增益,进而得出信号和干扰的载干比;同时,在卫星通信链路计算中引入载干比,准确计算上行链路的总载噪比和总链路余量。通过设计典型干扰场景,分析影响系统总链路余量的关键因素,优化权衡天线抗干扰和扩展频谱抗干扰关键指标,能够从系统整体提升抗干扰能力,满足系统抗干扰要求。 相似文献
83.
84.
郭磊 《民用飞机设计与研究》2021,(2):62-66
民用飞机进行可靠的空地、空空通信,对飞行安全尤为重要。甚高频(very high frequency,简称VHF)通信系统是目前应用最为广泛的航空通信方式,VHF通信系统通过与机上音频系统交联实现飞机与外部的语音通信,通过与机上数据链系统交联实现飞机与地面的数据链通信。如何确保民用飞机VHF通信系统可靠、稳定地工作,一直是型号设计和适航部门关注的重点,也是型号设计的难点。首先从VHF通信系统的功能定义出发,提出了VHF通信系统的设计方案,进而提出了VHF通信系统的性能要求,最后重点阐述了VHF通信系统的机上设计要求以及系统功能验证过程,对型号设计和工程排故具有指导意义。 相似文献
85.
国内软件研发平台的国产化趋势,使提高国产操作系统平台下软件的质量已经成为软件测试领域所面临问题的重中之重。通过对中标麒麟操作系统(Kylin)和锐华嵌入式实时操作系统(ReWorks)的发展现状与使用特点的介绍,结合雷达实际人机软件及数据处理软件的开发环境,对基于国产操作系统的软件测试方法进行研究,分析测试结果,总结软件测试方法设计、应用及实践的过程。 相似文献
86.
87.
多频带正交频分复用超宽带(MB-OFDM-UWB)是航空电子内部无线互连(WAIC)的候选通信体制之一,不同于普通的室内无线信道,超宽带信号在金属和复合材料的机舱内部存在复杂的反射和多径干扰。给出一种适用于WAIC应用的MB-OFDM-UWB无线通信系统物理层方案,并参照IEEE802.15.4a标准提出一种适应航空电子机舱内部特征的多簇多径UWB信道模型;通过基于接收球的反射角误差法仿真得到无线信道的冲激响应,确定了机舱环境下信道模型的簇到达率、径到达率和混合因子;进而采用Simulink进行MB-OFDM-UWB信号系统仿真,表明在110 Mb/s码速率条件下,当误码率低于国际电信联盟(ITU)标准规定的10-6,机舱环境下的信噪比应比普通室内环境高1 dB。另外,在研究过程中,为了确认电磁仿真中接收球半径的有效性,针对基准环境将仿真结果与文献报道的实测结果进行了对比。 相似文献
88.
为了方便对拉扭复合系统中2台伺服电机的控制,设计了基于MFC的上位机界面。通过串口通信,使用不同的按钮操作设置伺服驱动器相应参数,从而控制2台伺服电机的运行。上位机实时接收伺服驱动器监控数据绘制出转速、位移、转矩曲线。针对在数据接收过程中信息帧接收错误的情况,使用拼接两相邻错误信息帧的方法进行修复。结果表明:上位机界面实现了系统功能及对电机运行工况的监控。 相似文献
89.
为了满足在一个系统中使用多码率低密度奇偶校验(LDPC)码字的需求,设计了一个多码率准循环LDPC(QC LDPC)码编码器;按照功能,将编码器分成输入缓存单元(ISU)、生成矩阵存储单元(GMSU)、矩阵乘法运算单元(MMU)以及输出缓存单元(OSU)4个主要组成部分;通过使用多个小块存储器组合的方式设计ISU可以使无效存储空间降到最低;通过分析各种码率生成矩阵特点,将矩阵进行分割,从而将各种码率生成矩阵所需要的信息存储在若干个存储单元中;MMU用于完成信息位与矩阵的乘法与求和运算,运算单元的数目和GMSU的数目相等;OSU中包括两个存储器,采用乒乓操作,以提高编码速率。通过管脚的选择,此编码器支持0.4, 0.6以及0.8码率3种编码模式。最后用Altera公司的现场可编程门阵列(FPGA)EP1S801508C7对编码器进行了实现。结果显示此编码器仅耗费5 339个逻辑单元,占FPGA总逻辑单元的7%,耗费439 296比特的存储器资源,占FPGA总存储器资源的6%。 相似文献