全文获取类型
收费全文 | 1806篇 |
免费 | 203篇 |
国内免费 | 104篇 |
专业分类
航空 | 852篇 |
航天技术 | 345篇 |
综合类 | 125篇 |
航天 | 791篇 |
出版年
2024年 | 12篇 |
2023年 | 41篇 |
2022年 | 63篇 |
2021年 | 71篇 |
2020年 | 79篇 |
2019年 | 53篇 |
2018年 | 46篇 |
2017年 | 68篇 |
2016年 | 53篇 |
2015年 | 56篇 |
2014年 | 78篇 |
2013年 | 91篇 |
2012年 | 93篇 |
2011年 | 105篇 |
2010年 | 91篇 |
2009年 | 93篇 |
2008年 | 97篇 |
2007年 | 95篇 |
2006年 | 87篇 |
2005年 | 101篇 |
2004年 | 85篇 |
2003年 | 78篇 |
2002年 | 65篇 |
2001年 | 55篇 |
2000年 | 42篇 |
1999年 | 38篇 |
1998年 | 39篇 |
1997年 | 40篇 |
1996年 | 35篇 |
1995年 | 36篇 |
1994年 | 24篇 |
1993年 | 16篇 |
1992年 | 24篇 |
1991年 | 16篇 |
1990年 | 10篇 |
1989年 | 13篇 |
1988年 | 7篇 |
1987年 | 10篇 |
1986年 | 3篇 |
1985年 | 2篇 |
1984年 | 1篇 |
1982年 | 1篇 |
排序方式: 共有2113条查询结果,搜索用时 46 毫秒
71.
在城市、峡谷等复杂环境下,卫星导航信号衰减严重,接收机导航定位性能变差,甚至不能工作,给国民生产生活带来诸多不便.提高接收机弱信号的跟踪能力,研究高性能的卫星导航接收机具有重要的意义和价值.在研究分析GPS、北斗D1导航电文的调制方式和相干积分方法的基础上,构建了一种改进直方图的位同步方法,该方法借鉴直方图的思想,通过设定比特跳变的统计门限上限和多组门限下限找到比特跳变边沿.在此基础上设计实现了一种长时间相干积分方法,该方法兼容GPS电文和北斗D1导航电文,可以有效地消除导航电文跳变或者NH码跳变带来的比特翻转.最后,在FPGA平台验证了该方法可以有效提高信号信噪比,以及接收机在弱信号环境下的跟踪能力. 相似文献
72.
73.
74.
75.
针对利用多重信号分类(MUSIC)算法估计一维几何绕射理论(GTD)的散射中心模型时噪声鲁棒性较差、参数精度不高这一问题,提出一类改进的MUSIC算法。首先,构建原始回波数据的共轭矩阵,有效提高了原始回波数据的利用率;其次,将原始回波数据的协方差矩阵、共轭数据的协方差矩阵叠加取平均,得到一个新的总协方差矩阵;最后,对矩阵作2次方、4次方等偶次方处理,得到另一矩阵,以达到增大信号特征值与噪声特征值之间差距的作用,等效为增大了信噪比。仿真结果表明:所提改进算法的参数估计性能及噪声鲁棒性均要优于经典MUSIC算法。 相似文献
76.
针对侦察设备处于星载SAR副瓣照射范围,从而导致截获信号湮没于强噪声背景这个问题,本文提出一种基于多站接收机之间的数据融合方法。在信号形式未知的情况下,通过此方法可以检测出淹没在噪声中的微弱信号,进行信号的分类和时频域参数的精估计。首先,将参考接收机与其他接收机之间进行互相关处理,得到峰值信息,根据峰值信息的位置得到信号与参考信号之间的延迟位置,进行延迟校准;其次,各个接收机分别进行粗步长的分数阶傅里叶变换(Fractional Fourier Transform,FrFT),记录峰值信息为精估计做准备,根据峰值角度和分数阶傅里叶反变换恢复出原始信号;最后,判定是否存在信号,若信号存在实现多站原始信号功率比的加性融合,根据多站峰值信息限定旋转角度范围,采用精步长的分数阶傅里叶变换估计出调频率和中心频率;利用联合互相关谱实现信号能量的累积,采用自适应门线和边界波谷连续取小方法,找到信号存续状态中的左右边界,估计出带宽和中心频率,计算脉宽,实现时频域信号的精估计。仿真实验表明:该方法可以在低信噪比的高斯白噪声和有色噪声背景下,对线性调频信号(Chirp)的时频参数进行有效的精估计。 相似文献
77.
随着数字电路集成度和工作频率的不断提高,信号完整性(Signal Integrity, SI)问题在产品研制过程中越来越突出。以惯导系统中的某导航计算机为例,针对故障信号回路,使用仿真软件对其SDRAM时钟信号进行信号完整性仿真,并进行优化设计。通过对比优化前和优化后的仿真与测量结果,验证了由于端接参数不匹配造成SDRAM时钟信号的非单调性畸变问题。仿真与测量结果表明,在产品研制流程中加入信号完整性仿真环节有利于设计快速收敛,提前规避风险,缩短研发周期,降低设计成本,提高电路产品的可靠性和电磁兼容性。 相似文献
78.
79.
80.