首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   100篇
  免费   5篇
  国内免费   8篇
航空   29篇
航天技术   30篇
综合类   12篇
航天   42篇
  2023年   1篇
  2019年   3篇
  2018年   1篇
  2017年   2篇
  2016年   2篇
  2015年   5篇
  2014年   4篇
  2013年   6篇
  2012年   8篇
  2011年   13篇
  2010年   5篇
  2009年   5篇
  2008年   6篇
  2007年   5篇
  2006年   12篇
  2005年   7篇
  2004年   3篇
  2003年   6篇
  2002年   3篇
  2001年   1篇
  2000年   5篇
  1999年   1篇
  1998年   1篇
  1997年   1篇
  1996年   1篇
  1995年   3篇
  1990年   1篇
  1986年   2篇
排序方式: 共有113条查询结果,搜索用时 140 毫秒
101.
本文介绍11位巴克码最小峰值旁瓣滤波器(LP滤波器)的计算结果,LP滤波器长度为39时,峰值旁瓣电平降到-34.4db,比匹配滤波器改善13.6dB。文中还给出滤波器权值误差对旁瓣电平影响的估算公式。  相似文献   
102.
针对LDPC码的信噪比误差使置信传播(BP)译码算法性能下降的问题,提出一种扩频码辅助的直接序列扩频信号信噪比最大似然估计算法,并利用解扩后的相关值序列对存在的小多普勒频偏情况进行修正。仿真结果表明,该算法在较低信噪比时仍可以达到比较好的估计精度,采用估计信噪比作为BP译码先验概率对译码性能影响非常小。  相似文献   
103.
基于最大序列相关性的Turbo码交织器识别   总被引:1,自引:0,他引:1  
吴昭军  张立民  钟兆根 《航空学报》2019,40(6):322764-322764
针对现有算法在Turbo码交织器识别中存在低信噪比适应性差,且识别性能随交织长度增加而急剧恶化的缺点,提出了基于最大校正序列相关的识别算法。该算法首先利用已识别的交织位置序列对每一帧交织位置上的信息序列进行估计,通过遍历可能的交织位置,并作互相关运算,当遍历位置为交织映射关系时,该位置上的数据序列与估计序列具有最大的相似度,从而完成交织位置识别;然后充分利用这些交织位置上的序列,分别估计出校正数据序列,将校正的序列再与原始序列叠加,完成码元校正,直到所有的交织关系识别完成。所提算法直接利用了截获的软判决信息,同时能够实现码元校正,这就克服了以往算法的两个缺点。仿真结果表明,在信噪比为-1 dB,交织长度为1024时,所提出算法仅仅需要1000数据帧,就能达到100%的识别率,与以往算法相比,性能提升2~3 dB,同时完成一次可靠识别所需的数据量仅需以往算法的1/4。  相似文献   
104.
适用于空间通信的LDPC码GPU高速译码架构   总被引:1,自引:0,他引:1  
鉴于目前空间通信对高速、可重配置信道译码器的需求,利用图形处理器(GPU)的并行化运算特点,提出了一种低密度奇偶校验(LDPC)码软件高速译码架构。通过优化Turbo消息传递译码(TDMP)算法节点更新运算线程块内和块间并行度、减少非规则行重造成的线程分支、降低线程对节点更新信息存储资源的访问延时以及合理量化译码器存储信息来提升译码内核函数的执行效率。并在此基础上引入异步统一计算设备构架(CUDA)流处理机制,设计优化的译码器输入输出数据传输和内核函数之间的执行调度方式以及CUDA流上的译码线程资源配置方式,最大化译码吞吐率的同时降低译码延时。在Nvidia最新的Tesla K20和GTX980平台上对国际空间数据系统咨询委员会(CCSDS)遥测标准LDPC码进行的TDMP译码实验结果表明,本架构进行10次迭代译码的吞吐率最高可达约500 Mbps,平均译码延时约为2ms左右。与现有结果相比,本架构在保持软件架构配置灵活性的同时更加有效的兼顾了译码吞吐率和延时性能。  相似文献   
105.
王丽娜  魏鹏  胡广大  唐伟 《宇航学报》2015,36(8):954-960
针对传统LT(Luby Transform)码用于深空通信时性能不理想的问题,通过重构LT码的二分图设计适用于深空通信环境的系统LT码,提出一种去环编码算法。采用外信息转移图分析系统LT码的收敛阈值,然后通过仿真试验评估系统LT码的性能。仿真结果表明,采用本文提出的编码方案的系统LT码能够明显降低错误平层,提高译码算法的性能。  相似文献   
106.
孔博  张更新  谢智东  程磊 《宇航学报》2016,37(4):480-487
针对行星际互联网节点存储资源严重受限及存储可靠性问题,提出一种基于Raptor码的分布式存储策略(DSSR)。采用定向随机漫步机制,使得源数据包能够迅速遍历整个网络。在预编码阶段利用基于ID的估计方法进行网络全局信息估计,无需额外的全局信息估计阶段。通过设计合理的数据包选择机制使得最终编码度分布趋于理想度分布。分析和仿真结果表明,与相关文献提出的分布式存储策略相比,该方法大幅度减少了数据包传输时的随机漫步步长,同时提高了译码性能,简单易行。  相似文献   
107.
Understanding the interactions and propagations of high energy protons and heavy ions are essential when trying to estimate the biological effects of Galactic Cosmic Rays (GCR) and Solar Particle Events (SPE) on personnel in space. To be able to calculate the shielding properties of different materials and radiation risks, particle and heavy ion transport codes are needed. In all particle and heavy ion transport codes, the probability function that a projectile particle will collide within a certain distance x in the matter depends on the total reaction cross sections, and the calculated partial fragmentation cross sections scale with the total reaction cross sections. It is therefore crucial that accurate total reaction cross section models are used in the transport calculations. In this paper, different models for calculating nucleon–nucleus and nucleus–nucleus total reaction cross sections are compared with each other and with measurements. The uncertainties in the calculations with the different models are discussed, as well as their overall performances with respect to the available experimental data. Finally, a new compilation of experimental data is briefly presented.  相似文献   
108.
基于原模图构造的低密度奇偶校验码(LDPC)性能很大程度上取决于扩展算法。为此,提出了一种构造准循环低密度奇偶校验码(QC-LDPC)的新方法。所述算法经过两步扩展得到QC-LDPC:第一步是原模图去重边,在边置换条件的约束下,使扩展所得矩阵局部围长最大化;第二步进行准循环扩展,通过计算机搜索得到规定长度内的所有闭环路径,比较环长和近似环路外信息度得到置换矩阵的最优偏移量,目的是剔除连通性差的短环对码性能的负面影响。对于不存在重边的原模图,则直接进行准循环扩展。仿真结果表明,利用该方法构造的QC-LDPC在译码门限和误码平层两方面都具有优异的性能。  相似文献   
109.
DVB-S2标准中联合LDPC译码的16-APSK星座迭代软判决算法研究   总被引:1,自引:0,他引:1  
许大正  刘爱军 《宇航学报》2011,32(3):634-639
对DVB-S2标准中的16-APSK(幅度相移键控)星座软判决算法展开研究,在比特LLR(对数似然比)软判决算法的基础上提出了一种基于联合LDPC(低密度奇偶校验码)译码的星座迭代软判决改进算法。经仿真分析发现,该改进算法在具有与原算法相近的误码性能的同时至少降低了一半的计算量,具有较强的实用价值。  相似文献   
110.
一种多码率QC-LDPC码译码结构设计与实现   总被引:1,自引:0,他引:1  
为了满足在一个系统中使用多码率LDPC(Low Density Parity Check)码字的需求,设计了一个7Kbit长度多码率LDPC码的译码器,分析了各种码率之间校验矩阵的相似性,提出了复合译码结构中变量节点运算单元、校验节点运算单元以及迭代存储器单元的复用方案.通过在变量节点运算单元以及校验节点运算单元输入端增加若干选通开关,就可以使这些运算单元适于多码率的处理.通过管脚的选择,此译码器支持非规则0.4码率、非规则0.6码率以及非规则0.8码率3种工作译码模式,并用Altera公司的FPGA进行了实现.综合结果表明,所提出的复合结构在不损伤单码率译码性能的前提下,仅用略多于0.8码率LDPC码单独译码的硬件资源实现了3种码率码字的译码.   相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号