全文获取类型
收费全文 | 559篇 |
免费 | 78篇 |
国内免费 | 76篇 |
专业分类
航空 | 415篇 |
航天技术 | 86篇 |
综合类 | 64篇 |
航天 | 148篇 |
出版年
2024年 | 2篇 |
2023年 | 19篇 |
2022年 | 10篇 |
2021年 | 22篇 |
2020年 | 13篇 |
2019年 | 26篇 |
2018年 | 14篇 |
2017年 | 19篇 |
2016年 | 23篇 |
2015年 | 26篇 |
2014年 | 44篇 |
2013年 | 29篇 |
2012年 | 39篇 |
2011年 | 38篇 |
2010年 | 34篇 |
2009年 | 35篇 |
2008年 | 28篇 |
2007年 | 36篇 |
2006年 | 34篇 |
2005年 | 28篇 |
2004年 | 28篇 |
2003年 | 30篇 |
2002年 | 24篇 |
2001年 | 18篇 |
2000年 | 9篇 |
1999年 | 14篇 |
1998年 | 14篇 |
1997年 | 6篇 |
1996年 | 10篇 |
1995年 | 9篇 |
1994年 | 4篇 |
1993年 | 4篇 |
1992年 | 9篇 |
1991年 | 3篇 |
1990年 | 2篇 |
1989年 | 6篇 |
1988年 | 3篇 |
1986年 | 1篇 |
排序方式: 共有713条查询结果,搜索用时 31 毫秒
651.
652.
653.
为了减少设计人员从想法到设计实现之间的障碍,本文提出一种新的设计途径——"直接手绘"的方式来支撑产品结构草图设计过程,使得进行产品开发的功能结构、材料工艺、设计开发过程、制造模式等都发生了深远的变化。首先给出快速设计系统的总体方案,然后重点剖析阐述快速设计系统的软件设计,最后以算例形式验证了基于"笔"输入的三维航天产品结构草图快速设计方法及系统。 相似文献
654.
计算机辅助设计(CAD)是现代工程及产品设计的先进技术,在工业各领域有着广泛的应用和重要的推广价值。本文针对考试系统网络化、标准化、无纸化和智能化的综合性,对测试系统的客户端与数据库接口技术进行了深入研究,并对主观题中精确绘图的判卷进行了探讨。 相似文献
655.
656.
飞机构型管理研究与应用 总被引:17,自引:1,他引:16
为了满足现代飞机复杂化、多元化和系列化的要求,保证在飞机数字化设计制造过程中产品数据的一致性、完整性和可追踪性,借鉴波音公司简化构型管理的思想,研究了飞机构型管理和控制的过程,强调构型管理技术在飞机研制的整个生命周期过程中的重要性,明确了构型管理的基本定义,区别了物料清单BOM(Bill Of Material)视图--工程BOM、工艺BOM、制造BOM等与构型之间的关系,指出并分析了飞机构型管理和控制的4项关键技术,即将基于图纸的构型管理变为基于零部件的构型管理;模块化组织飞机产品结构单元;简化有效性管理,通过模块有效性控制飞机产品构型;强化版本的控制.并针对这4项关键技术给出实际的应用解决方案. 相似文献
657.
射频识别卡读写模块的设计 总被引:3,自引:0,他引:3
射频识别卡读写模块是射频卡读写器的核心.根据ISO14443协议,运用现代通信与信号处理的方法,采用最新的RISC指令单片机,设计了射频识别卡的读写模块.该模块没有使用专用的硬件ASIC和功率放大管,纯粹采用软件实现了硬件ASIC的功能.同时它性能稳定、价格低廉,对卡的读写距离在0~10cm. 相似文献
658.
概述了某型航管二次雷达(SSR, Secondary Surveillance Radar)模拟器的设计思想和基本结构,详细论述了TMS320F206的基本结构与特点,着重探讨了该数字信号处理器(DSP, Digital Signal Processor)芯片在系统数据交换和接口数据管理与控制中的功用,并指出了系统软硬件调试中需要注意的一些问题.经过对SSR信号处理机的调试,证明设计达到了预想效果. 相似文献
659.
简单介绍了旋转跟踪模块测试系统的研发需求背景,阐述了测试系统的组成结构及工作原理;详细介NTN试系统的主要组成单元,最后对测试系统的软件设计要求、程序流程和关键参数测量进行了说明。 相似文献
660.
SRAM型FPGA的抗SEU方法研究 总被引:3,自引:0,他引:3
通过分析静态随机访问存储器(Static Random Access Memorg,SRAM)型现场可编程门阵列(Field Programable Gate Array,FPGA)遭受空间单粒子翻转(SEU)效应的影响,并比较几种常见的抗SEU技术:三模冗余(Triple Module Redwcdancy,TMR)、纠错码(Error Correction Code,ECC)和擦洗(Scrubbing),提出了一种硬件、时间冗余相结合的基于双模块冗余比较的抗SEU设计方法。在FPGA平台上对线性反馈移位寄存器(Linear Feedback Shift Register,LFSR)逻辑进行软件仿真的抗SEU验证实现,将各种容错设计方法实现后获得的实验数据进行分析比较。结果表明,64阶LFSR的抗SEU容错开销与基于硬件的TMR方法相比,可以节省92%的冗余逻辑资源;与基于时间的TMR相比,附加时间延迟缩短26%。 相似文献