首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   101篇
  免费   19篇
  国内免费   13篇
航空   50篇
航天技术   35篇
综合类   14篇
航天   34篇
  2024年   1篇
  2023年   3篇
  2022年   4篇
  2021年   2篇
  2020年   6篇
  2019年   9篇
  2018年   4篇
  2017年   2篇
  2016年   4篇
  2015年   3篇
  2014年   4篇
  2013年   9篇
  2012年   6篇
  2011年   4篇
  2010年   14篇
  2009年   6篇
  2008年   3篇
  2007年   10篇
  2006年   11篇
  2005年   10篇
  2004年   6篇
  2003年   1篇
  2002年   4篇
  2000年   4篇
  1997年   1篇
  1995年   1篇
  1994年   1篇
排序方式: 共有133条查询结果,搜索用时 46 毫秒
31.
基于混合集合规划的机位分配约束规划模型   总被引:1,自引:0,他引:1  
为解决现有数学规划方法只能简单描述停机位分配问题而且不能全局搜索最优解的问题,应用混合集合规划方法进行数据建模和逻辑建模,并设计切实可行的求解策略,从而实现全局搜索最优解。对典型实例进行了计算及对比分析,混合集合规划方法能够得出全局最优解,并且最优分配结果的优化目标提升了2%。结果表明,基于混合集合规划的约束规划模型有效可行。  相似文献   
32.
针对目前合成孔径雷达(SAR)目标模拟器通常只能模拟点目标,且通用化程度和实时性较低的问题,提出了一种基于商用现成品或技术(COTS)的SAR分布式目标模拟方法。利用NI PXI平台构建了一个基于电磁仿真的SAR分布式目标模拟器,由电磁仿真软件模拟获取目标散射特性,并通过高速网口输入硬件设备进行采样及卷积操作得到仿真SAR回波数字信号,经数模转换模块完成对SAR数字信号的调制并输出模拟回波,可以直接用于SAR系统的数据验证。模拟器采用数字式一体化硬件设备,由NI PXIe-5646R和PXIe-5840进行信号的接收和发送,PXIe-7902作为系统核心进行高速实时数据运算。系统以现场可编程门阵列(FPGA)为核心,通过LabVIEW RT (Real Time)和FPGA模块直接进行访问,能实时、高速地采集和处理数据。经过测试,该目标模拟器可以生成分布式目标的射频回波信号,环路验证结果证明了本文提出方法的有效性。另外,本文提出的方法适用于多种雷达信号的模拟,通过设置不同的信号体制或接收外部信号输入,可以实现灵活的SAR目标模拟。  相似文献   
33.
本文分析了汽车被盗的实际情况,利用现代电子技术,采取了相应的技术措施,使行窃者无法起动发动机。文中详细地论述了其工作原理,最后给出了实用的电路图。  相似文献   
34.
视觉检测中高速图像采集技术的研究   总被引:12,自引:1,他引:12  
利用视频输入处理器(SAA7111)和现场可编程门阵列(FPGA),采用全硬件方式和两帧轮换存储方式设计实现了图像采集系统、计算机以及前端硬件处理系统之间的相互接口,使得视觉检测中视觉传感器能够同时进行图像采集和低级图像处理.  相似文献   
35.
一种基于FPGA的超高速32k点FFT处理器   总被引:4,自引:0,他引:4  
采用FPGA(Field Programmable Gate Arrays)实现了一个超高速的32k点的流水线FFT(Fast Fourier Transform)处理器.FPGA的工作频率为125MHz,可以处理连续的1Gs/s(1 Giga-samples per second)的复数数据.该FFT处理器主要基于二维分解算法,采用MDF(Multi-path Delay Feedback)流水线结构,并结合MDC(Multi-path Delay Commutator)及SDF(Single-path Delay Feedback)结构的特点.处理器的内存资源消耗相对MDC结构有所减少,而运算速度相对SDF结构有所提高.建立了处理器的算法和设计模型,并根据模型对处理器的3个组成模块进行了优化以减小资源消耗.利用VHDL语言在Xilinx ISE工具上进行了设计,FPGA的布局布线结果验证了设计的可行性.  相似文献   
36.
提出了一种基于现场可编程逻辑阵列(FPGA)的RS码(255,223)级联卷积码(4,3,3)译码器及其实现,给出了系统结构。其中级联译码器均采用串行结构,减少了资源占用。卷积译码使用Viterbi算法,给出了其初始化网络、分支度量计算、加比选、累计度量储存、幸存路径储存和回溯等主要部分;RS译码采用欧几里德算法,给出了伴随式计算、错误位置和错误值多项式计算(钱搜索计算错误位置、福尼算法计算错误值)、模二和计算解码输出等关键部分。  相似文献   
37.
通过对速度波门拖引干扰机理及其拖引过程的分析,建立了以跟踪误差、压制系数、拖引时间和干扰成功率等作为拖引干扰评估指标的评估模型,并对它们之间的关系,结合Matlab仿真对速度波门拖引干扰效能评估给予了分析论证。  相似文献   
38.
ARINC429总线在航空电子系统领域被广泛的应用。本文分析了ARINC429总线的工作原理,根据其数据格式、接口电平要求,给出了由FPGA设计实现ARINC429总线的基本原理,并通过VHDL语言编程,实现了ARINC429总线协议部分,实现了接收和发送功能。采用FPGA器件设计集成ARINC429总线协议的通信芯片,可以有效地提高数据通信模块的处理能力和集成度。通过实际与通用型ARINC429总线芯片的通讯,验证了方案的正确性。  相似文献   
39.
缩短航空器在飞行区的滑行距离,可以降低航空公司运行成本,减少大气污染物排放;而均衡各航空公司的滑行距离,可以提高航空公司在机场运行的公平性,提升航空公司整体竞争力。从航空公司运行成本和公平角度出发,建立基于航空公司运行成本最小化和运行最公平的停机位多目标优化指派模型。采用生物地理学算法对模型进行仿真验证,对随机指派、成本最低、最公平、公平指数小于0.1,公平指数小于0.2等五种情况的仿真结果进行比较。仿真结果表明:当公平指数小于0.1时,停机位指派不仅有效降低航空公司运行成本,并大幅度提升航空公司间公平性,说明该模型能够更好的对停机位指派进行优化。  相似文献   
40.
孙兆伟  刘源  徐国栋  孙蕊 《航空学报》2010,31(5):989-995
在现代卫星设计中广泛使用的可重构现场可编程门阵列(FPGA),在空间高能粒子的影响下很容易产生单粒子翻转(SEU),从而功能紊乱甚至失效。在面向航天应用的FPGA设计中,必须采用容错设计技术来弥补器件本身抗辐射能力的不足。本文首先分析了有限状态机(FSM)的内部结构,并指出由于自身电路结构的特点,传统的FPGA容错设计方法应用于FSM时有一定的局限性。然后,针对基于FPGA的FSM容错设计技术进行了研究,根据现代FPGA的结构特点,提出了一种基于FPGA内置双端口随机存取存储器(RAM)、具有周期校验功能的FSM设计方案。经过可靠性分析和实验可以看出,与采用传统容错设计方法的FSM相比,采用本文方案构建的FSM在太空辐射环境下具有更高的长期可靠性、更小的FPGA资源占用量和更低的功耗。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号