全文获取类型
收费全文 | 226篇 |
免费 | 9篇 |
国内免费 | 9篇 |
专业分类
航空 | 105篇 |
航天技术 | 21篇 |
综合类 | 17篇 |
航天 | 101篇 |
出版年
2024年 | 2篇 |
2023年 | 6篇 |
2022年 | 9篇 |
2021年 | 7篇 |
2020年 | 9篇 |
2019年 | 10篇 |
2018年 | 2篇 |
2017年 | 4篇 |
2016年 | 7篇 |
2015年 | 2篇 |
2014年 | 6篇 |
2013年 | 5篇 |
2012年 | 17篇 |
2011年 | 10篇 |
2010年 | 7篇 |
2009年 | 13篇 |
2008年 | 16篇 |
2007年 | 12篇 |
2006年 | 15篇 |
2005年 | 23篇 |
2004年 | 15篇 |
2003年 | 11篇 |
2002年 | 8篇 |
2001年 | 4篇 |
2000年 | 2篇 |
1998年 | 3篇 |
1997年 | 5篇 |
1996年 | 1篇 |
1995年 | 2篇 |
1994年 | 3篇 |
1992年 | 2篇 |
1991年 | 2篇 |
1990年 | 3篇 |
1989年 | 1篇 |
排序方式: 共有244条查询结果,搜索用时 62 毫秒
61.
本文介绍了采用RS422高速串行接口,来实现DSP与PC机之间的通信方案。该方案具有较高的工程应用价值,已应用于光纤陀螺角速率测量组合。 相似文献
62.
一种基于FPGA的超高速32k点FFT处理器 总被引:4,自引:0,他引:4
采用FPGA(Field Programmable Gate Arrays)实现了一个超高速的32k点的流水线FFT(Fast Fourier Transform)处理器.FPGA的工作频率为125MHz,可以处理连续的1Gs/s(1 Giga-samples per second)的复数数据.该FFT处理器主要基于二维分解算法,采用MDF(Multi-path Delay Feedback)流水线结构,并结合MDC(Multi-path Delay Commutator)及SDF(Single-path Delay Feedback)结构的特点.处理器的内存资源消耗相对MDC结构有所减少,而运算速度相对SDF结构有所提高.建立了处理器的算法和设计模型,并根据模型对处理器的3个组成模块进行了优化以减小资源消耗.利用VHDL语言在Xilinx ISE工具上进行了设计,FPGA的布局布线结果验证了设计的可行性. 相似文献
63.
分析了嵌入式智能计算的相关设计技术,介绍了嵌入式智能计算3类算法的特征、需求和运行场景,包括知识驱动类、智能优化类和深度学习类。针对每种智能算法的处理要求,提出了智能处理部件的选型要求,分析了不同智能处理部件的性能及特点,提出了一种嵌入式智能处理单元架构,由模块支持单元(MSU)、处理单元(PU)、路由单元(RU)、网络接口单元(NIU)、电源支持元件(PSE)等5个部分组成,设计实现了嵌入式智能计算模块,具备高速的数据传输能力和智能计算能力,可以满足嵌入式智能计算的应用要求。 相似文献
64.
磁悬浮飞轮用BLDC系统的仿真方法与实验分析 总被引:1,自引:0,他引:1
对以数字信号处理器(DSP)为控制器的磁悬浮飞轮用无刷直流电机(BLDC)系统,提出了一种在Matlab/Simulink中新的仿真方法,并通过实验,分析了该方法的有效性和适用性。通过构建各种功能模块,如无刷直流电机模块、三相逆变桥模块、逻辑换相模块和控制模块,实现了仿真方法;通过使用C MEXS-函数和子系统封装等Simulink模型优化技术,提高了仿真精度和速度。最后仿真和实验结果吻合较好,表明该仿真方法较为正确,对磁悬浮飞轮用BLDC系统的分析和设计具有重要的实用价值。 相似文献
65.
航空制导炸弹SINS/GPS组合导航系统的设计 总被引:6,自引:0,他引:6
针对某型航空制导炸弹设计了SINS/GPS组合导航系统,考虑到制导航弹的高精度、低成本的特殊要求,系统采用了基于挠性陀螺的IMU作组合,而导航计算机采用基于“浮点DSP FPGA”的主从式多处理机模式,具有实时性好、运算精度高等优点,同时文章讨论了系统软件的详细设计,包括系统自检、初始对准、惯导解算、信息融合等模块的设计及部分核心算法的实现,最后对原理样机进行了地面跑车试验,试验结果表明系统的设计是成功的,利用该方案设计的原理样机能够满足实际要求。 相似文献
66.
本文提出一种用于信号处理的新型并行算法以及带有自适应检测后积累(API)的恒虚警(CFAR)处理器的并行systolic结构。这种处理器用于脉冲干扰条件下雷达对小型机载目标回波的单个距离分辨率单元中的有效目标检测。这种算法的主要特征是在进行噪声水平估计前能自动地确定并删除二维参考窗口及检测单元中受脉冲干扰污损的不希望的样本。通过这种方法可将脉冲干扰环境对自适应门限处理的影响减至最低程度。对这种目标控制自满的统计分析表明,即便在脉冲干扰的功率与频率都非常高的情况下,信噪比损失也微乎其微。设计了CFAR API的Systolic结构。Systolic结构的基本微量尺度为处理器单元的数目、计算时间及实时实现所需的加速度。 相似文献
67.
68.
以提高某型飞机配电系统可靠性及灵活性为目的,设计了一种以DSP为控制内核,以μC/OS-Ⅱ实时嵌入式操作系统为软件平台的固态功率控制器。硬件选择上,系统主控制单元采用TI公司的DSP芯片TMS320F2808;功率开关芯片选用具有自保护功能的BTS724G,以期提高系统可靠性和降低功耗;采用ACS756电流传感器替代传统采样电阻。软件实现上,给出了详细的软件设计思路和系统程序设计。系统调试表明,设计的基于DSP的固态功率控制器很好地满足了负载通断要求,开关准确度和灵敏度比较高。 相似文献
69.
基于多核处理器P2020的综合数据处理模块设计及应用 总被引:2,自引:0,他引:2
机载综合数据传输装置是现代航空电子系统的重要组成部分.它能够实现计划数据加载、总线数据记录、音视频压缩数据记录、分系统软件加载等功能.而综合数据传输装置中的综合数据处理模块则是设备的核心部分.Freescale PowerPC系列产品是一种广泛应用于工业、通信、军事领域的处理器.本文研究了FreescalePowerPC新多核处理器P2020的特点,主要介绍了基于此处理器平台的综合数据处理模块设计,研究其在实际中的应用. 相似文献
70.
绝对重力仪通常采用真空腔中自由落体的方法,通过测量激光干涉条纹信号的过零时间来计算绝对重力加速度(g)。针对绝对重力仪的使用,依托电子计数法的基本原理,基于数字信号处理器(Digital Signal Processor,DSP)设计实现了事件时间测量系统,精确测量干涉条纹过零时间。首先介绍了事件时间测量的基本原理,然后具体介绍在以DSP为核心的硬件上的实现方法。根据理论计算和MATLAB~?数值仿真实验,评价系统测时误差以及对重力加速度测值的影响。最后分别通过硬件模拟实验和FG5X型高精度绝对重力仪上的对比实验进行验证。实验证明,该系统对重力加速度测量真值影响小于1μGal(1μGal=1×10~(-8) m/s~2),标准差影响小于5μGal。该系统体积小、成本低,尤其对于小型化、野外使用的绝对重力仪,完全符合其使用需求。 相似文献