首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   757篇
  免费   59篇
  国内免费   13篇
航空   457篇
航天技术   90篇
综合类   36篇
航天   246篇
  2024年   6篇
  2023年   9篇
  2022年   25篇
  2021年   28篇
  2020年   29篇
  2019年   22篇
  2018年   13篇
  2017年   20篇
  2016年   21篇
  2015年   28篇
  2014年   33篇
  2013年   33篇
  2012年   63篇
  2011年   56篇
  2010年   43篇
  2009年   48篇
  2008年   42篇
  2007年   57篇
  2006年   46篇
  2005年   40篇
  2004年   33篇
  2003年   27篇
  2002年   15篇
  2001年   14篇
  2000年   11篇
  1999年   6篇
  1998年   13篇
  1997年   9篇
  1996年   5篇
  1995年   5篇
  1994年   4篇
  1993年   3篇
  1992年   6篇
  1991年   10篇
  1990年   2篇
  1989年   4篇
排序方式: 共有829条查询结果,搜索用时 0 毫秒
71.
为了解决航天工程中,信息数据格式不易修改,机构间接口协调过程复杂,跨任务难以继承使用等问题,参照空间数据系统咨询委员会(CCSDS)空间数据系统参考体系架构(RASDS)中的信息对象建模方法,以数据注入指令设计为例,开发了工具链软件。工具链基于可扩展标记语言的遥测遥控信息交换(XTCE)标准,结合具体应用场景,对指令设计需求到具体数据文件转换过程中涉及的工具进行了划分,提出了生成遥控数据对象模型的方法。按照该方法设计的工具软件实现了抽象信息对象到数据模型的转换,有序自动生成模板文件,进行了验证。结果表明:RASDS从抽象数据结构到数据模型,再到具体数据对象的描述和转化方法是可行的,可以用于指导各种信息对象和数据对象的规范化设计和工具设计。  相似文献   
72.
基于FPGA的红外目标识别神经网络加速器设计   总被引:1,自引:0,他引:1       下载免费PDF全文
在红外目标识别领域,基于卷积神经网络的深度学习算法的识别精度已远远超过了传统模式识别算法,但神经网络的实现需要庞大的计算和存储,难以在无人机等嵌入式平台上进行部署。针对此问题,将通道级量化策略和梯度的近似优化训练引入到了低比特神经网络模型的建立中,并提出了一种可充分利用硬件计算资源的FPGA加速器,其整体平均性能为65.6GOPS。与其他相关工作的对比表明,低比特量化方法及其FPGA加速器实现,可以为嵌入式红外目标识别系统提供一种能效高、识别精度高的解决方案。  相似文献   
73.
《航天电子对抗》2020,(5):17-17
美陆军在最近的演示中验证了“电子战规划与管理工具”(EWPMT)的新能力,即通过空中数据链远程控制电子战传感器并反馈信息。EWPMT是一个电子战指挥控制与规划工具,能让部队通过有线链路对电子战的潜在效果进行可视化,并制定行动计划。在今年9月进行的“赛博探索2020”期间,美陆军测试了该工具的新功能。  相似文献   
74.
《数字逻辑电路网络课程》是自主研制的基于Web的工具型、交互型、智能型,具有开放性和可扩充性的数字逻辑电路仿真和动态模拟网络教学软件。在暨南大学和北京大学联合承担的《96-750》项目中,形成了新的教学体系。已由高教出版社出版,并在许多高校教学中使用。该软件面向教师和学生使用,为教师制作具有个性的课件,学生自学习和协作学习提供条件。  相似文献   
75.
用遥测数据预报导弹落点的误差分析   总被引:2,自引:0,他引:2  
针对利用遥测数据进行导弹落点预测这一方法 ,分析了误差源 ,在此基础上建立并编写了干扰弹道模型 ,研究讨论了这种方法在进行落点预测时所造成的预测误差。计算结果表明 ,仅仅利用遥测数据进行导弹落点预测有很大的误差 ,必须结合外测手段才能做出较为准确的落点预测  相似文献   
76.
介绍 SDH.STM- 4误码测试仪的设计方案。该仪器具有价格低廉、便于携带的特点。仪器的设计重点在于STM- 4净荷提取 /插入芯片的应用和 FPGA的设计  相似文献   
77.
基于新Euclid实现结构的高速RS译码方案及FPGA实现   总被引:1,自引:0,他引:1  
Reed-Solomon码具有很强的突发与随机错误纠正能力,已经被广泛应用于卫星通信、军用通信、计算机系统等领域.本文以修正的Euclid(ME)算法为核心算法,设计了一种具有流水线结构的高速时域RS译码方案.对于ME算法提出了一种新的实现结构,取消了一般ME电路实现结构中用来终止迭代的控制电路.用新ME实现电路构成的RS译码器结构简单、规则,易于FPGA实现.以具有8个符号纠错能力的RS(255,239)译码器为例,完成了RS译码器的FPGA设计.工作时钟频率为45MHz时,译码器的吞吐率达到360Mbit/s,译码延迟仅为402个时钟周期.  相似文献   
78.
研究用FPGA实现CZT变换的算法推演和硬件结构 ,给出用FPGA计算快速CZT变换的结构框图 ,并把每一个模块映射到可以实现的逻辑结构 ,估计使用的资源 ,结果可为FPGA实现CZT的具体设计参考  相似文献   
79.
小巧、坚固耐用的显示器在许多电子设备中得到应用。然而显示控制器为产生多样的显示信息和严格的控制时序,功能复杂且调试困难。本文介绍了一种基于FPGA的显示控制器的设计技术,提出了嵌入仿真模型的调试方法。  相似文献   
80.
通过采用合并字节的预整序单元、全并行的基4运算单元、首级存储单元外置的移位延时整序结构和逐级 扩充字长的定点算法,用FPGA实现了一个超高速的基4全并行流水线FFT处理器;在66MHz时钟频率下,处理速度可 达到256K点/ms。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号