全文获取类型
收费全文 | 4822篇 |
免费 | 690篇 |
国内免费 | 493篇 |
专业分类
航空 | 2990篇 |
航天技术 | 943篇 |
综合类 | 649篇 |
航天 | 1423篇 |
出版年
2024年 | 50篇 |
2023年 | 197篇 |
2022年 | 232篇 |
2021年 | 274篇 |
2020年 | 236篇 |
2019年 | 220篇 |
2018年 | 145篇 |
2017年 | 166篇 |
2016年 | 198篇 |
2015年 | 196篇 |
2014年 | 226篇 |
2013年 | 221篇 |
2012年 | 267篇 |
2011年 | 299篇 |
2010年 | 316篇 |
2009年 | 247篇 |
2008年 | 288篇 |
2007年 | 359篇 |
2006年 | 266篇 |
2005年 | 265篇 |
2004年 | 215篇 |
2003年 | 214篇 |
2002年 | 134篇 |
2001年 | 170篇 |
2000年 | 101篇 |
1999年 | 80篇 |
1998年 | 84篇 |
1997年 | 73篇 |
1996年 | 52篇 |
1995年 | 28篇 |
1994年 | 32篇 |
1993年 | 36篇 |
1992年 | 26篇 |
1991年 | 25篇 |
1990年 | 18篇 |
1989年 | 16篇 |
1988年 | 17篇 |
1987年 | 9篇 |
1986年 | 3篇 |
1982年 | 2篇 |
1981年 | 2篇 |
排序方式: 共有6005条查询结果,搜索用时 59 毫秒
661.
在利用经典的距离-多普勒算法或相关的频域技术处理SAR数据时,需要一个随空间变化的插值器来补偿信号能量在不同距离分辨率单元上的徒动。一般来讲,插值器要花费较多的计算时间,并且导致图象质量的下降,尤其是在复图像时,而本文途径的Chirp Scaling算法避免了插值运算,但能更精确地完成距离单元徒动修正。这种算法的实现只需要复数相乘和FFT两种运算。它是相位保留的,适合于宽测绘带,大波束宽度和大斜视 相似文献
662.
提出了RS系统码的一种变换域译码的算法,该算法不用球错误位置多项式的根和错误值,运算结构规则:用Groebner基理论分析证明了关键方程的解是在〈r=l-m意义下解集合M中的最小元素。 相似文献
663.
大斜视角合成孔径雷达(SAR)成像可用于一些特定的应用场合,如提供与视看角有关的散射信息及重访所感兴趣的区域的场合。现有的SAR成像算法很难直接应用于大斜视角结构,这是因为在信号中的大的距离单元徒动及不可忽略的三次相位项。本文提出了一种改进的算法,称作时变步进变换算法,它采用不同的线性调频(Chirp)率对不同的子孔径中的信号进行去斜坡处理以缓解距离聚焦问题,子孔径之间的间隔也随去斜坡的线性调频率的变化而变化,且在聚焦过程中包括了不可忽视的的三次相位项。所提出的算法在大斜视角模式时性能优良,通过在斜视角增大时缩短子径长度,可使算法的性能几乎与斜视角无关。此外,所提出的算法对于多视处理与运动误差补偿也是灵活的。 相似文献
664.
665.
666.
研究了将二维非结构三角形网格重新排序后,用LU-SGS隐式算法计算Euler方程的方法。分析了网格不平衡情况下该方法的可行性和应用效果。计算了不同翼型在不同流动条件下的二维Euler方程,并与四步Runge-Kutta显式方法进行了比较,结果验证了此方法具有良好的计算和收敛效果,以及在粘性计算方面的潜力。运用此方法对某预研型号的头部外形进行了设计和选择。该方法克服了以往隐式方法大量耗费内存的弱点,达到了计算耗时短和占用内存少的统一。 相似文献
667.
668.
669.
带马尔科夫参数的容错控制系统中系统噪声与故障诊断检测延迟时间的关系 总被引:1,自引:0,他引:1
讨论了带马尔科夫参数的容错控制系统 (FTCSMP)中 ,在保持系统随机稳定性的前提下 ,系统噪声与故障诊断检测延迟时间的关系 ,并进一步给出了确定故障诊断检测延迟时间范围的方法 ,为故障诊断方法的选择提供了依据 相似文献
670.
基于新Euclid实现结构的高速RS译码方案及FPGA实现 总被引:1,自引:0,他引:1
Reed-Solomon码具有很强的突发与随机错误纠正能力,已经被广泛应用于卫星通信、军用通信、计算机系统等领域.本文以修正的Euclid(ME)算法为核心算法,设计了一种具有流水线结构的高速时域RS译码方案.对于ME算法提出了一种新的实现结构,取消了一般ME电路实现结构中用来终止迭代的控制电路.用新ME实现电路构成的RS译码器结构简单、规则,易于FPGA实现.以具有8个符号纠错能力的RS(255,239)译码器为例,完成了RS译码器的FPGA设计.工作时钟频率为45MHz时,译码器的吞吐率达到360Mbit/s,译码延迟仅为402个时钟周期. 相似文献