共查询到17条相似文献,搜索用时 78 毫秒
1.
基于CPLD的循环冗余校验码的实现 总被引:2,自引:0,他引:2
刘培培 《北华航天工业学院学报》2009,19(1)
本文介绍了利用VHDL语言,在MAXPLUSⅡ平台上,使用CPLD 实现串行、并行两种信源方式的CRC码的设计及其模型验证结果.无论是串行,还是并行的信源要想实现CRC码设计必须建立校验、纠错两个模块,完成数据传输中的差错控制.同时在用硬件实现CRC码传输的过程中,比较了串、并两种方式的优缺点. 相似文献
2.
一种基于FPGA的快速CRC算法及实现 总被引:1,自引:0,他引:1
在数字通信中,循环冗余校验(Cyclic Redundancy Check,CRC)是一种常用的差错控制方法,它具有差错检测精确度高、效率高的特点.在设计中采用模拟人类的思维方式,创建快速、移植性强的串行循环移位异或运算方式来实现CRC编解码的算法,优化了系统电路.硬件测试表明,其在实现效率、消耗资源等方面取得了较好效果. 相似文献
3.
ATM信元交换系统一般采用CRC循环冗余校验编码来保护信元的信头。文章介绍了并行CRC生成的基本方法;研究了并行CRC纠正单比特错误的实现原理;设计了ATM信元信头并行CRC生成与校验的FPCn模块;特定芯片的实现结果表明,CRC生成模块与校验模块的数据吞吐量分别超过1.6Gbit/s和800Mbitl/s。 相似文献
4.
对深空通信中短帧长信息的Turbo编译码FPGA实现进行了研究。设计了Turbo编译码方法,编码由两个分量编码器并行级联组成,选择递归系统卷积码,编码采用特殊行列交织器;译码由两个独立的软输入软输出译码器串行联级联组成,采用近似Log-Map算法。给出了Turbo编译码的现场可编程逻辑阵列(FPGA)实现,给出了Turbo编译码单元的接口和顶层接口时序,以及Map译码单元流程。仿真结果表明:对帧长小于500b、码率为1/2的Turbo编译码器的FPGA实现了编码数据实时输出,译码延时0.45ms,满足输入数据速率要求。实测结果验证了仿真结果与理论性能相符。 相似文献
5.
6.
7.
8.
为提高扩频信号捕获门限及伪码相位捕获准确度 ,在多通道并行捕获技术的基础上介绍块匹配算法和单点多次平滑算法两种相关峰检测方法 ,并在以 FPGA和 DSP为核心的单板系统上实现。其中单点多次平滑算法已应用于工程实际中的软件数据处理算法。实践表明 ,该方法有效地提高了检测门限 2 d B。在 FPGA数字电路设计实现中 ,提出了多个并行捕获通道共用一个载波 NCO,一个伪码 NCO及伪码产生器的方法 ,大大节省了硬件资源 ,在规模为 1.6万门的 FPGA芯片内共设计码并行快捕通道 12 8个。 相似文献
9.
10.
11.
12.
13.
基于CPLD的IRIG-B码源的实现 总被引:6,自引:0,他引:6
介绍一种基于 CPL D的 IRIG- B码码源的设计思想和实现方法 ,并给出实验结果。所产生的标准串行时间码可用于测量设备 ,解决测量设备在时间上的统一问题 ;也可作为实践教学设备使用 ,让学员了解 IRIG- B码的结构及工作流程。采用可编程逻辑器件来实现 ,使系统小型化、集成度高、可编程性好 ,适应未来微电子技术的发展要求。 相似文献
14.
15.
CDT通讯规约在我国电力系统的调度系统中应用广泛 ,但规约本身存在传输效率不高等缺点。文中提出一种适用于 CDT通讯规约生成多项式和中间余式的计算机实现的算法 ,可简化 CRC校验码计算方法 ,从而达到提高传输效率的效果 相似文献
16.
刘园园 《华北航天工业学院学报》2013,(6):33-34,38
OCDMA技术已成功应用于无线通信领域,它具有抗干扰,提高系统容量等优点。本文对实现OCDMA技术关键的光地址码中较成熟的光正交码进行了介绍。阐述了光正交码的众多构造方法和现有的存在性结果,主要介绍了如何利用组合设计的方法构造光正交码。 相似文献
17.
曼彻斯特码异步解调的单片机实现及性能分析 总被引:3,自引:0,他引:3
在分析曼彻斯特码码型特征的基础上 ,提出一种简单有效的异步解调方法。该方法以单片机为核心 ,以纯软件的形式在一个芯片上实现数据帧的码同步、曼彻斯特解码、帧同步和数据处理。为串行数据的接收提供一种新的解决方案 ,在工程上得到了实际应用。 相似文献