共查询到16条相似文献,搜索用时 46 毫秒
1.
现代社会由于信息技术的飞速发展,人类获得的视觉信息很大部分是从各种各样的电子显示器件上获得的,因此,显示技术也有了很大的进步,不仅液晶显示器件本身而且关于液晶驱动控制系统也取得了很大发展。本文介绍了一种基于FPGA的液晶显示控制器的设计,主要论述了使用FPGA设计的用于本系统的特殊SDRAM控制器,以及液晶控制器通过该SDRAM控制器进行显示缓冲器的管理,STN液晶彩色屏灰度显示的时间抖动算法和帧率控制原理及实现,显示数据的缓冲、转化方法,还给出了系统硬件原理图、软件系统的vHDL描述及仿真结果等。 相似文献
2.
现代社会由于信息技术的飞速发展,人类获得的视觉信息很大部分是从各种各样的电子显示器件上获得的,因此,显示技术也有了很大的进步,不仅液晶显示器件本身而且关于液晶驱动控制系统也取得了很大发展.本文介绍了一种基于FPGA的液晶显示控制器的设计,主要论述了使用FPGA设计的用于本系统的特殊SDRAM控制器,以及液晶控制器通过该SDRAM控制器进行显示缓冲器的管理,STN液晶彩色屏灰度显示的时间抖动算法和帧率控制原理及实现,显示数据的缓冲、转化方法,还给出了系统硬件原理图、软件系统的VHDL描述及仿真结果等. 相似文献
3.
本文提出了一种基于VHDL描述、FPGA实现的模糊PID控制器的设计,使用自顶向下的设计流程完成了控制器的VHDL设计,并在一个具体的FPGA芯片上实现了该控制器。由于采用了模糊自整定参数技术和增量式PID算法,本设计既降低了FPGA的资源耗费,又改善了传统PID控制器的控制性能。 相似文献
4.
本文提出了一种基于VHDL描述、FPGA实现的模糊PID控制器的设计,使用自顶向下的设计流程完成了控制器的VHDL设计,并在一个具体的FPGA芯片上实现了该控制器.由于采用了模糊自整定参数技术和增量式PID算法,本设计既降低了FPGA的资源耗费,又改善了传统PID控制器的控制性能. 相似文献
5.
文章结合TDICCD和FPGA器件特点,主要从设计目标分析,VHDL算法描述、综合、布线、仿真、代码优化、代码测试验证等几方面,阐述了TDICCD时序设计的全过程;利用同步设计的思想避免了竞争与冒险;利用RC延迟模块实现了时序的精确调整;利用模块化思想提高了代码的可重用性、可测试性、可读性。最终,实现了一个6MHz像元输出速率下能正常工作的TDICCD的成像系统。 相似文献
6.
基于PCI总线和SDRAM的高速数据采集卡研制 总被引:1,自引:0,他引:1
针对被动式毫米波成像系统对高速数据采集的要求,提出了一种基于PCI总线的高速数据采集卡的实现方案。该方案应用了高速AD、FPGA及SDRAM等高速电路,使用FPGA作为主控芯片,利用SDRAM对数据缓存。实现了双通道高速数据同步采集的目标,达到了最高采样率为200Msps、量化精度为8bit、存储深度为每通道4MByte的技术指标。 相似文献
7.
电机在空间设备中的很多方面都有应用,例如各种转动机构、大型天线展开等。对于复杂功能的转动系统需要配备相应的控制器,不同的电机其控制原理不同,控制器的复杂程度也不同。FPGA在控制器中的应用大大简化了控制器的硬件设计。FPGA除了能够完成通用的译码、锁存、串口等通用功能外,在电机控制器中最重要的是能够配合CPU甚至自主地产生合适的PWM波,以完成对电机的控制与驱动。结合工程经验,文章分别介绍FPGA在空间步进电机、永磁同步电机以及无刷直流电机等几种典型电机控制中的设计与实现。 相似文献
8.
9.
10.
FPGA的实际工作温度是决定FPGA时序分析可靠性的决定因素。为了克服FPGA结温难以获取的问题,充分保证FPGA时序分析的可靠性,文章提出了一种基于热分析的FPGA时序分析方法。该方法通过对整机设备内热环境分析和建模来获取FPGA的实际工作温度,在此基础上进行FPGA时序分析和温度余量分析,准确获取FPGA时序信息。该方法包含热分析和建模、FPGA时序温度参数获取、FPGA时序分析、温度余量调整等4个过程。文章还结合具体应用,对该方法进行了过程说明和应用结果分析。通过该文提出的基于热分析的FPGA时序分析方法,可以准确计算获取FPGA器件的实际结温,并在此基础上开展时序分析,从而有效保证了FPGA时序分析的准确性和可靠性。 相似文献
11.
12.
13.
介绍红外家电遥控的码流和几种类型的编码方法,采用89S51单片机和现场可编程门阵列(FPGA)开发一款自学习式通用家电遥控器。通过自制的简易遥控教练器与接收器实现对原本无遥控功能的电灯、电扇、窗帘等追加红外遥控功能。通过Girder软件实现对电脑的遥控。通过对电脑、电视、VCD等家用电器的测试,证明该遥控系统学习性能良好,操作简易,有效遥控距离可达5~7m。 相似文献
14.
15.
文章在分析CYPRESS公司CMOS图像传感器LUPA-4000驱动时序的基础上,采用现场可编程逻辑阵列(FPGA)作为其硬件实现平台,使用Verilog作为该时序设计的编程语言,设计了在其极限频率66MHz下,包含系统校时功能、积分时间可调功能、并行操作功能、多斜率积分功能和NDR(Non-destructive readout)功能的驱动时序。该设计不仅能产生正确的时序以驱动芯片正常工作,而且充分开发了该器件的辅助扩展功能,大大增加了器件使用的灵活性,有效提高了该传感器的成像品质。经软件仿真和结合硬件平台的测试证明:该设计的正确性和稳定性均满足要求。此时序设计驱动下的探测器芯片动态范围更大、工作更灵活,适合于空间探测,尤其适用于空间暗目标的动态跟踪。 相似文献