首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 62 毫秒
1.
介绍了应用VHDL技术设计RAKE接收机多径搜索器的关键技术。详细叙述了其工作原理和设计思想,并用可编程逻辑器件FPGA予以实现。  相似文献   

2.
纪秀范  孟克  李旻 《上海航天》2004,21(3):48-51
采用数字信号处理器(DSP)和可编程逻辑器件(CPLD)技术,设计了射频信号源控制电路板。介绍了控制部分硬件和软件的组成,并给出了所设计软件的主程序。用线性调频和脉冲两种信号进行了仿真实验。结果表明,所设计的射频源的输出符合要求,控制灵活。  相似文献   

3.
新型全数字化 PCM 同步解调器   总被引:5,自引:0,他引:5  
介绍一种新型PCM解调器。它采用PC机插板结构,全数字化设计。该PCM信号解调卡包括可编程位同步器、可编程帧同步器,可解调8种标准PCM信号。设计中利用EPLD器件处理数字逻辑。位同步器可达2Mbps(NRZ码),帧同步器可达10Mbps。  相似文献   

4.
在本科毕业设计中引入在系统可编程(ISP)技术,奖重点突出ISP技术的特点,这些特点包括各个公司生产的可编程器件知识、软件工具系统、自顶而下的设计思想和硬件描述语言(HDL)等。学生通过毕业设计教学环节的学习,能全面地了解和掌握在系统可编程技术,也能提高学生的创新能力和解决实际问题的能力,本文通过实例介绍了我们在本科毕业设计中取得的一些实践经验。  相似文献   

5.
基于FPGA中CLB结构模型的内部进化及其容错   总被引:1,自引:0,他引:1  
内部进化是研究在线可进化硬件的方法,可用于实现容错、自适应的航天器硬件系统.现场可编程门阵列(FPGA,Field Programmable Gate Array)是目前实现数字电路进化的主要可编程逻辑器件.本文分析了FPGA的结构特点,对其基本组成单元可配置逻辑块(CLB,Configurable Logic Block)的结构进行了简化,提出一种可编程逻辑器件模型,设计了一种基于该模型的内部进化方法,并实现了一个内部进化系统.采用故障注入的方法对内部进化的容错特性进行了研究,讨论了可进化硬件实现容错的条件.  相似文献   

6.
基于CPLD的IRIG-B码源的实现   总被引:6,自引:0,他引:6  
介绍一种基于 CPL D的 IRIG- B码码源的设计思想和实现方法 ,并给出实验结果。所产生的标准串行时间码可用于测量设备 ,解决测量设备在时间上的统一问题 ;也可作为实践教学设备使用 ,让学员了解 IRIG- B码的结构及工作流程。采用可编程逻辑器件来实现 ,使系统小型化、集成度高、可编程性好 ,适应未来微电子技术的发展要求。  相似文献   

7.
为实现卫星姿轨控计算机小型化,采用TI公司的数字处理器(DSP)TMS320F206芯片作为CPU,其他逻辑采用现场可编程逻辑门阵列(FPGA)实现,并以此为基础,将姿轨控系统其他有关仪器设备集成到计算机中,形成一台复合控制设备。研究表明,DsP可用于实现姿轨控计算机的小型化,以及今后复合控制系统的设计。  相似文献   

8.
基于CPLD的彩灯控制器   总被引:3,自引:0,他引:3  
本文以大规模可编程逻辑器件CPLD在电子系统设计中的应用为例,讨论用CPLD技术实现彩灯控制器设计的全过程。使用MAX PLUSⅡ作为开发环境,采用自上而下、分块设计、匹配互连的基本思想,通过对实现彩灯控制器的种种方法的比较论证,得出利用CPLD可以非常好的实现彩灯控制器的功能的方案,而且具有集成度高、速度快、稳定、可靠等优点。由于系统主要功能全部由一块芯片完成,所以连接起来非常方便快捷,在这一点上要优于传统的在插线板上的连接。  相似文献   

9.
高速DQPSK解调器的算法及实现   总被引:2,自引:0,他引:2  
高敏  朱克勤 《上海航天》2004,21(2):24-27
介绍了一种高速四相差分相移键控(DQPSK)解调器的算法。该方法基于锁相环原理,并采用了现场可编程逻辑门阵列(FPGA)芯片进行载波恢复、差分解码、时钟恢复和判锁等,其设计与实现不仅方便,而且可靠性高。  相似文献   

10.
在现场可编程逻辑器件(FPGA)的基础上,采用模块化设计,将超高速集成电路硬件描述语言(VHDL)和原理图混合输入,设计了一种可实现数据高速传输的卷积编码器和维特比译码器。在编码器和译码器中采用(7,3/4)增信删余方式以提高编译码效率。设计的维特比译码器速率可达100Mb/s。  相似文献   

11.
在现有的数据传输系统中,扩频系统以其良好的抗干扰能力、保密性和极低的截获概率获得了广泛的应用。在详细分析数字解扩解调的工作原理的基础上,结合目前先进的可编程逻辑技术,提出了一种可直接应用于实际的数字化解扩解调方案。  相似文献   

12.
微型多路 PCM 遥测编码器的设计   总被引:2,自引:0,他引:2  
针对遥测系统愈来愈小的重量和体积的要求,介绍遥测系统发送端PCM遥测编码器的几种实现方法,并对某遥测系统的PCM编码器采用了数字逻辑电路来实现,详细介绍其设计思路及过程。设计的编码器,全部控制电路由一片可编程逻辑器件(PLD)来完成,减小了电路板的面积。  相似文献   

13.
阐明了新一代现场可编程逻辑器件(FPGA)的特点,以及器件、内部模块、PowerPC405处理器的结构与组成。分析了其在星载嵌入式计算机中央处理器(CPU)结构设计中的应用,并给出了设计过程。采用最新的FPGA系列产品内嵌32位减少结构系统计算机(RISC)硬核和3.125Gb/S高速串行接口,可使星载嵌入式计算机的设计更为灵活,同时也提高了系统的可靠性。  相似文献   

14.
文章结合高速时序工作的特点,从实现的角度提出了一种利用软件调整时序的新方法。在可编程逻辑器件中,利用数字时钟管理器(DCM),通过模块化和增量式设计思想达到对高速时序信号的精确调节。最终实现了一个20MHz速率的时序控制,调节精度达到100ps。  相似文献   

15.
文中介绍了《可编程逻辑器件原理与应用》课程的特点、教学内容、教学安排以及实验安排,总结了教学实践中的体会。  相似文献   

16.
可编程逻辑器件(FPGA)在星载设备中的应用越来越广泛,其可靠性面临越来越大的挑战。本文针对星载设备FPGA可靠性设计存在的问题,从整体设计、可靠性编码、状态机操作和SRAM接口设计4个方面进行深入分析,并就状态机操作进行了重点讨论,供相关设计人员参考。  相似文献   

17.
由于同步动态随机存储器SDRAM内部结构原因导致其控制逻辑比较复杂。现场可编程逻辑门阵列FP GA作为一种半定制电路具有速度快、内部资源丰富、可重构等优点。本文设计了一种基于FPGA的SDRAM控制器,在介绍控制器的逻辑结构的基础上,对FPGA与SDRAM间数据通信进行了时序分析,实现SDRAM带有自动预充电突发读写和非自动预充电整页读写。  相似文献   

18.
新型小卫星姿态控制技术   总被引:2,自引:0,他引:2  
轻型高精度姿态控制技术是小卫星技术中的一个关键技术。控制精度高和重量轻是适用于小卫星的两个基本特点。本文介绍了一种新的轻型高精度姿态控制系统。它采用衍射光学和折衍混合光学技术设计的星敏感器光学系统可以减少光学元件数目,具有重量轻、像质好,传光效率高的优点:运用先进的微电子集成技术,采用大规模可编程逻辑器件,设计研制高集成度的星像信号处理装置;利用复合轴控制技术,将姿态控制的精密部分作用在有效载荷的视轴上,这样可以降低对卫星的姿态控制要求,从而简化姿控系统,减轻重量。  相似文献   

19.
介绍了可编程配置高码速率遥感卫星数据帧同步记录设备的研制和实际测试结果。对帧同步器、PCI总线接口逻辑、数据记录及软件编程等进行了较详尽地说明。最后,集中概括了该设备的突出特点,即完全可编程控制、帧同步速度快、数据记录速率高、易扩展等。  相似文献   

20.
从应用开发AB9260CNCPAL过程系统论述了PAL的硬接口、软件逻辑及编程技术。说明了可编程应用逻辑,在整个数控系统中的重要地位,作为内外逻辑的接口和输入输出的控制以及软件实现硬件的功能,充分发挥现代集成电路的优势,实现机电一体化。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号