共查询到18条相似文献,搜索用时 93 毫秒
1.
传统的遥感影像正射纠正需要等待遥感影像下传到地面接收站后才能处理,这已不能满足用户对影像处理时效性的要求,为了解决这一问题,文章研究了一种基于现场可编程门阵列(Field Programmable Gate Array,FPGA)的星上正射纠正实时处理平台。基于FPGA的正射纠正平台采用模块化设计,主要包括外方位解算模块、旋转矩阵计算模块、坐标转换模块和插值模块。通过对SPOT6影像数据进行实验,比较了基于FPGA平台的正射纠正和基于高性能计算机平台的正射纠正的纠正精度和处理速度。实验结果表明基于FPGA平台的正射纠正的精度在1个像素以内,满足纠正要求;基于FPGA平台的正射纠正速度是基于高性能计算机平台的正射纠正速度的4.3倍。利用FPGA进行正射纠正能够提高纠正速度,并能保证纠正精度,具有广阔应用前景。 相似文献
2.
提出一种基于InGaAs焦平面器件的空间高速捕跟成像组件设计方法,阐述了系统工作原理及主要模块实现方式,分析了测试方法和验证结果.方案以InGaAs焦平面器件为核心,采用主控FPGA控制工作模式及交互通信、4路图像信号经前置单端电流驱动以及差分功率放大和AD转换后输入主控FPGA进行图像信号处理输出.针对空间环境特点,通过器件选用、电路优化、抗单粒子设计等防护措施进行了系统加固.基于刷新重构FP-GA设计了具备灵活在轨图像校正补偿、系统优化重构,主控FPGA程序定时刷新的功能模块.实现产品具有全幅高帧频6 kfps输出、-85 dBm像元灵敏度、69 dB宽动态范围的性能,具备低延迟高帧频快速图像处理的特性,可满足空间多轨道激光通信捕获跟踪及短波红外遥感成像需求. 相似文献
3.
4.
5.
6.
7.
8.
中国空间站的建立为国产先进制程芯片提供了真实的在轨飞行验证条件。为实现不同种类、不同型号国产先进制程电子元器件在空间辐射环境中的验证,设计了一种通用的在轨飞行验证系统。系统采用“主控单元+试验单元”的平台架构,运用在轨可更换模块和可重构的系统设计,支持航天员定期在轨更换试验模块以完成验证任务的在轨升级。文中给出系统的硬件设计、软件数据管理机制以及在轨飞行验证结果。结果表明,该系统设计有效,成功完成了16 nm FinFET、28 nm亿门级FPGA、高速DAC等10类20余款国产先进制程芯片的在轨工作监测,可为国产先进制程芯片空间适用性研究提供参考。 相似文献
9.
针对现代雷达系统功能需求多样化、处理数据量大的特点,提出一种基于现场可编程门阵列(FPGA)处理平台的多模式高效频域脉冲压缩方法。其快速傅里叶变换(FFT)模块采用复式FFT结构,其运算能力比基-4 Burst I/O结构提高了一倍;参考函数模块采用实时查表法,根据发射信号基本参数对参考信号进行实时生成;脉冲压缩模块进行了知识产权(IP)核封装处理,使其既能通过灵活配置适应多工作模式实用需求,又能够便利地移植和复用。采用此方法在基于Virtex-7 FPGA硬件平台上进行试验验证,结果表明,该方法能够高效地实现8192点至32768点脉冲压缩处理,处理点数多,实时性高,且处理结果满足航天工程应用要求。 相似文献
10.
11.
介绍了一种采用FPGA技术实现MPEG-4 ASP级视频DCT量化模块的设计方案。该模块包括二维DCT/IDCT、量化/反量化和帧内直流/交流(DC/AC)预测。用VHDL进行描述并通过模拟试验表明,该模块可在880个时钟周期内处理完一个宏块的数据,工作频率达到40MHZ。文章采用全硬件实现方法,提出了各模块的硬件电路结构设计,减少了电路规模。 相似文献
12.
结合深空探测项目研制任务研究遥控数据接收处理电路FPGA片上容错设计技术。在研究航天器遥控数据接收处理电路数据模型的基础上,提出遥控数据接收处理电路FPGA片上小粒度自主备份容错设计方法;应用此新方法进行遥控指令通道FPGA设计优化;针对FPGA缺陷成团性,进行遥控指令通道FPGA布局优化,最终设计出能够自主容错,容错能力更强,可以应对缺陷成团性影响的新一代遥控指令通道FPGA。这一FPGA的实现,验证了文中提出的新方法,也为未来深空探测项目、微小卫星等提供新的遥控产品。 相似文献
13.
14.
15.
16.
首先,界定了所讨论的航天器电子系统的范畴,即限于航天器平台或公共服务模块部分的电子设备。然后,从分布式模块化结构电子系统发展、工业标准体系的应用、空间电子单机与元器件先进制造技术影响和数字化设备应用等方面,综述了国外航天器电子系统技术十余年的发展成果和趋势,其中重视系统体系结构研究、工业标准向空间技术领域推广等经验值得借鉴。 相似文献
17.
基于FFT的扩频码快捕模块的设计实现 总被引:1,自引:0,他引:1
介绍基于FFT的扩频码快速捕获原理,给出一种利用探测数据跳变来降低数据调制带来的检测信噪比损失的方法,并对快捕模块的核心单元——采样率转换单元和FFT/IFFT计算单元的FPGA实现进行详细的论述。仿真和实验结果表明,该方法在高数据率调制和低信噪比的情况下实现了扩频码的快速捕获和硬件资源的合理利用。 相似文献