共查询到10条相似文献,搜索用时 23 毫秒
1.
介绍了一种运用VHDL来实现维特(Viterbi)译码器的方法。详细描述了维特比译码器的优化算法和用VHDL语言实现原理。电路在集成开发环境MAX PLUSII下可以完成设计、仿真、适配并下载。文中给出了维特比译码器顶层设计电路图,以及电路的主要模块和总体电路的仿真结果。其仿真结果表明,用VHDL实现维特比译码器是一种快速有效的方法。 相似文献
2.
用VHDL语言在CPLD器件上实现了一种多路脉冲序列信号检测器,能够用七段数码管实时显示各路已检测出序列信号数目,电路各摸块用VHDL语言来描述。文章介绍了仿真信号的形成原理和电路设计方法,并给出了部分电路和仿真波形。整个多路脉冲序列信号检测器设计在一块CPLD芯片上,与其他方法设计的序列信号检测器相比,具有体积小、可靠性高、功牦低的特点。由于采用模块化的设计,对功能的修改和增加只要修改VHDL源程序,而不必更改硬件电路,从而实现数字系统硬件的软件化。 相似文献
3.
吴一欣 《民用飞机设计与研究》2015,(1):105-108
以飞机控制系统的设计要求为依据设计飞控襟翼硬件仿真系统,该系统是参照真实飞控襟翼系统的功能和接口要求,采用基于数字仿真扩展模拟电路接口的硬件仿真系统。其与真实襟翼具有相似功能、相同接口、完全可以替代真实襟翼完成相关试验。试验结果表明:该系统为飞控襟翼试验的圆满完成提供有效的保障。 相似文献
4.
基于状态机描述的光电编码器四倍频电路设计 总被引:1,自引:0,他引:1
为了提高增量式正交光电编码器的检测精度,提出了基于状态机描述的增量式正交脉冲编码器输出信号四倍频电路的设计方法,给出相应的VHDL语言描述与仿真结果,并在实际的工程应用中验证了其正确性和有效性。 相似文献
5.
一种新Turbo码交织器的VHDL设计 总被引:1,自引:0,他引:1
熊兴隆 《中国民航学院学报》2006,24(2):1-5
介绍了Turbo码和交织技术,分析了几种常用交织算法的特点。根据组合交织器的设计思路,提出了隔行写入螺旋式交织方案。利用硬件描述语言(VHDL)编程设计了这种交织器的电路,并给出了仿真结果。 相似文献
6.
7.
基于FPGA的1553B总线编码解码器的设计 总被引:1,自引:0,他引:1
介绍用现场可编程逻辑器件(FPGA)设计实现1553B总线接口板中的曼彻斯特码编解码器.该设计采用VHDL硬件描述语言编程,并用专门的综合工具Synplify对设计进行综合、优化,在Modelsim进行时序仿真,最后在FPGA上实现. 相似文献
8.
9.
设计了一种通用结构的数字自动增益放大器(AGC)模型,用Matlab工具搭建该自动增益放大器算法模型并仿真,随后用硬件描述语言(HDL)描述了AGC模块的硬件模型,并用Modelsim工具对其进行仿真与验证。通过对Matlab算法模型和HDL硬件模型的仿真结果分析,可以看出该通用结构的AGC能在短时间内调节输出信号的动态范围,为后续的电路提供稳定的数据输入。 相似文献