共查询到19条相似文献,搜索用时 171 毫秒
1.
基于FPGA的数字存储示波器,以可编程逻辑器件ACEX1K30TC144-3和89c51单片机为核心,由通道输入调整、数据采集、数据处理、波形显示和操作面板等功能模块组成.系统中的数据采集及数据处理模块,采用了FPGA内制的RAM IP核,使系统的工作频率基本不受外围器件影响,经maxplusⅡ延时分析,其内核频率可以达到40 MHz以上,这对于数据处理速度和实时性要求比较高的应用领域具有重要的意义. 相似文献
2.
FPGA在高性能数据采集系统中的应用 总被引:18,自引:0,他引:18
设计了以FPGA(现场可编程门阵列)为核心逻辑控制模块的高性能数据采集系统,该系统除了可完成24路最大采样频率为100kHz(精度16位)的模拟信号采集和8路宽范围频率信号采集,还具有较强的数字信号处理能力和一定的容错、自检功能。FPGA模块采用VHDL语言设计,在MAX PLUSII集成环境中进行软件设计和系统仿真,本文给出了FPGA主要功能模块的仿真图形。 相似文献
3.
在研制基于单片机的智能仪器“导爆索、雷管爆速校准仪”的过程中,引入可编程逻辑器件来处理超过单片机处理能力范围的高速信号,并开发了一套有效结合单片机和可编程逻辑器件的方法。 相似文献
4.
可编程逻辑器件随着微电子制造工艺的发展取得了长足的进步,今天已经发展成为可以完成超大规模的复杂组合逻辑与时序逻辑的现场可编程逻辑器件(FPGA)和复杂可编程逻辑器件(CPLD).本设计介绍了用FPGA 实现内部带FIFO的五路异步串行通信.设计中采用VHDL语言描述,使用Xilinx公司的Spartan-II系列的FPGA芯片. 相似文献
5.
介绍一种既有可编辑逻辑器件的性能特点,又有现场编程门阵列的高密度和灵活性的在系统可编程逻辑器件-idpLSI器件,并将一片ispLSI1016用在任意波形发生器的设计中,用来产生存储波形数据的存储器所需的地址和控制信号,实现了对任意波形发生器的控制。实验表明,ispLSI器件的应用大大减小了电路板的面积,缩短了调试周期,提高了系统的可靠性。 相似文献
6.
为了在X射线脉冲星地面实验系统仿真源模拟产生X射线的基础上,能够快速稳定地得到脉冲轮廓,采用硬件历元叠加的方法获得脉冲轮廓。研究了用硬件实现历元叠加及其数据整合的算法,该算法首先在MATLAB现场可编程逻辑阵列(FPGA)中实现,再通过MATLAB硬件描述语言(HDL)代码生成模块把算法转换成HDL,经编译后获得配置硬件的Bit文件,最终在开发板FPGA上实现数据处理的硬件模块。一段时间内的光子到达时间数据通过MATLAB算法得到的脉冲轮廓数据与通过硬件模块处理后得到的数据结果存在误差,在单个时间窗口内误差最大值为2个光子数,误差平均值占光子数统计平均值的0.084%;两组统计的脉冲轮廓数据中不同数据占总数据个数的9.481%,这样的误差不影响后端模拟导航模块的导航。利用硬件实现的历元叠加及其数据整合模块具有处理速度快、设备紧凑、功耗低的特点,为航天器利用X射线脉冲星导航提供了一种可行的硬件数据处理技术上的支持。 相似文献
7.
介绍了一种多路交流信号的同步数据采集器,系统采用微控制器控制,由A/D转换、可编程逻辑器件等组成,可连续采集三相交流电压值,并测出各相之间的相位差. 相似文献
8.
某军民两用机在其综合显示等关键系统中大量地使用了ASIC/FPGA/CPLD等可编程逻辑器件,因此,该型机可编程逻辑器件的研制需同时符合GJB 9432—2018和DO-254的要求。本文首先对GJB9432—2018和DO-254进行了介绍,其次,通过对比两个标准,阐明了GJB 9432—2018和DO-254在适用对象、适用范围和开发过程中存在的差异,最后,提出将GJB 9432—2018和DO-254在开发过程中的差异作为该军民两用机适航审定过程中重点关注的项目,并对GJB 9432—2018和DO-254在开发过程中的差异进行了深入分析。本文为该军民两用机可编程逻辑器件的适航审定工作提供了一定的参考。 相似文献
9.
10.
11.
12.
13.
采用可编程逻辑方法,设计一种可配置的通用数据通信转发装置、利用高速串行接口转接支持多种类型的并行总线接口航电设备,能够以较低的成本实现新老设备的兼容互联,对于系统的升级换代和国产化设计也具有较大的实用价值。 相似文献
14.
为了满足在一个系统中使用多码率低密度奇偶校验(LDPC)码字的需求,设计了一个多码率准循环LDPC(QC LDPC)码编码器;按照功能,将编码器分成输入缓存单元(ISU)、生成矩阵存储单元(GMSU)、矩阵乘法运算单元(MMU)以及输出缓存单元(OSU)4个主要组成部分;通过使用多个小块存储器组合的方式设计ISU可以使无效存储空间降到最低;通过分析各种码率生成矩阵特点,将矩阵进行分割,从而将各种码率生成矩阵所需要的信息存储在若干个存储单元中;MMU用于完成信息位与矩阵的乘法与求和运算,运算单元的数目和GMSU的数目相等;OSU中包括两个存储器,采用乒乓操作,以提高编码速率。通过管脚的选择,此编码器支持0.4, 0.6以及0.8码率3种编码模式。最后用Altera公司的现场可编程门阵列(FPGA)EP1S801508C7对编码器进行了实现。结果显示此编码器仅耗费5 339个逻辑单元,占FPGA总逻辑单元的7%,耗费439 296比特的存储器资源,占FPGA总存储器资源的6%。 相似文献
15.
16.
复数乘加运算是实时数字信号处理系统经常使用的主要运算之一,随着实时数字信号处理的发展,复乘加的运算速度要求越来越高。本文研制了一种基于复杂可编程逻辑器件(CPLD)的高速数字复乘加器,其复乘加的次数可以用外部的输入信号控制,还可以同时共轭输出。该复乘加器成本低,编程灵活,可根据不同的要求广泛应用于各种数字信号处理系统中。 相似文献
17.
航空发动机转子参数遥测中, 多路并行红外无线数据传输需要多个高速红外编解码器.利用(CPLD)复杂可编程逻辑器件能够同时在单个器件上实现多个编解码器, 有利于减少遥测系统的器件数量, 便于在发动机转子上安装.本文采用CPLD器件设计高速红外编解码器, 以4PPM编码进行了4Mbps的红外数据传输试验, 通过对红外收发器性能和CPLD输入时钟精度的分析, 找出了4PPM编码时数据传输出现差错的原因, 并对编码方式进行了改进设计, 提出2/3PPM和4/5PPM编码方式, 实现了数据的正确传输, 还提高了编码效率和数据传输速率. 相似文献
18.
19.
为了给工程技术人员提供易于操控的超声电机特性测试设备,设计了基于可编程逻辑控制器(PLC)的测试系统。根据超声电机常用的特性要求,利用力矩传感器输出的脉冲信号,通过PLC的高速输入口,用梯形图实现力矩和转速的采集和显示。通过可编程逻辑控制器配套的人机界面,实现了触摸屏对超声电机的测试进行操作。测试系统能够完成超声电机机械特性测试、超声电机自动加减载测试、超声电机带负载起动特性测试和超声电机手动测试等4种模式。通过试验对该系统进行验证,达到易于操作的要求。 相似文献