首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 31 毫秒
1.
Torto.  P 汤建君 《空载雷达》1998,(4):14-17,46
声表面波(SAW)器件传统上是雷达脉冲压缩中产生线性调频信号并对其进行匹配滤波的唯一方法,然而用现有的高速数字信号处理器(DSP)能设计出既能快速工作而旁瓣电平又低的匹配滤波器。  相似文献   

2.
本文主要讨论用于自旋静止气象卫星大回路成像试验的太阳、地球、卫星相关模拟基准源。本基准源是用于测量自旋静止气象卫星星上同步控制系统的性能,检查云图传输系统的同步控制精度,并作为地面测试卫星云图传输性能的基准设备。本文论述了其基本原量,介绍了用数字信号处理器(DSP)集成电路TMS320C25实现的方法,并分析了成像精度。  相似文献   

3.
多DSP数字信号处理加速器结构及其同步控制技术   总被引:3,自引:0,他引:3  
以FFT变换为例,叙述了如何根据其算法的并行性来设计一个多DSP数字信号处理加速器的结构和同步控制电路,用以成倍提高数字信号处理的速度。所述技术也可以推广应用于其它类型的数字信号处理。  相似文献   

4.
全光纤陀螺信号处理技术研究   总被引:1,自引:0,他引:1  
采用数字、模拟混合信号处理方法,模拟信号处理主要针对光源驱动、相位调制器(PZT)的控制、相位跟踪、探测器信号的滤波和解调进行,数字信号处理器(DsP)根据模拟解调信号进行Sagnac相移计算、相敏参考信号自动选择,以及大小量程分档控制。此方法可有效发挥模拟、数字信号处理的优点,提高光纤陀螺的总体性能。  相似文献   

5.
文中较全面地介绍了某引信安全引爆装置瞬时性测试仪SS-1(改进后的型号)的设计过程,对设计中的关键技术问题的解决作了重点探讨,并给出了测试仪样机的研制结果。  相似文献   

6.
论文对采用编码正交频分复用技术的调制解调器进行了分析研究,并完成了用数字信号处理器实现的COFDM调制解调器的系统方案。所有主要功能和算法均由软件编程实现,在不用改动硬件就可以进行算法的升级改进。  相似文献   

7.
TMS320F2812是TI公司推出的一款主要应用于工业控制的32位定点高性能数字信号处理器(DSP),是目前控制领域最先进的处理器之一。针对电气传动等领域对逆变电源控制要求的不断提高,介绍了一种以TMS320F2812为核心控制器的逆变电源控制系统,给出了系统原理图及SPWM、A/D采样、SCI通信的硬件结构及软件流程,结果表明该控制系统具有稳定的性能。  相似文献   

8.
《上海航天》2014,31(4)
基于ADSP-TS201的多片数字信号处理器平台,对一种脉冲多普勒(PD)雷达信号处理机的设计与实现进行了研究。介绍了系统的工作原理。给出了优化的距离解模糊算法和距离遮挡及脉冲重复周期最优化选择等关键技术及其实现。  相似文献   

9.
Vanz.  JJ 叶健 《空载雷达》1998,(2):7-10,17
介绍了用来处理多极化式,干涉测量式或混合式合成孔径雷达系统多频SAR数据的综合SAR处理器的算法及实现。  相似文献   

10.
TMS320C6201 DMA在视频图像编码中的应用   总被引:2,自引:0,他引:2  
TMS320C6201是一种片内集成了DMA控制器的高性能数字信号处理器(DSP)。本文介绍了C6201 DMA在笔者设计的视频图像编码器中的应用;针对DMA的应用难点,文中给出了C6201 DMA的编程方法和应用程序实例。  相似文献   

11.
TMS320C6201是一种片内集成了DMA控制器的高性能数字信号处理器(DSP).本文介绍了C6201DMA在笔者设计的视频图像编码器中的应用;针对DMA的应用难点,文中给出了C6201 DMA的编程方法和应用程序实例.  相似文献   

12.
高速实时数字信号处理器芯片ADSP21060是一种高性能的32位浮点DSP器件,它采用超级哈佛结构,片内四套独立的总线,完成双数据存取、指令存取和I/O读写;片内集成了大容量的双端口SRAM和32位浮点运算单元。由多个ADSP21060处理器组成的并行系统非常适合于雷达信号的实时处理,本文以笔者设计的脉冲多普勒雷达实时信号处理器为例对ADSP21060的应用进行了介绍。  相似文献   

13.
FY-4闪电成像仪实时事件处理器(RTEP)的FPGA设计研究   总被引:1,自引:0,他引:1  
闪电是中尺度,特别是中-γ尺度天气系统研究的有力工具。闪电成像仪主要利用4种方法组合来实现闪电信号的增强与探测。这4种方法是:光谱滤波、空间滤波、时间滤波、帧一帧背景去除。实时事件处理器(RTEP)是实现帧一帧背景去除的最为有效的手段,它是提取闪电信号的重要途径。实时事件处理器是一个实时数字信号处理系统,在2ms的时间内要完成12bit量化的512x512个像素的信号数据处理,探测出闪电信号。文章论述了实时事件处理器RTEP的必要性,实现原理,以及FPGA实现方案。  相似文献   

14.
高速实时数字信号处理器芯片ADSP21060是一种高性能的32位浮点DSP器件,它采用超级哈佛结构,片内四套独立的总线,完成双数据存取、指令存取和I/O读写;片内集成了大容量的双端口SRAM和32位浮点运算单元.由多个ADSP21060处理器组成的并行系统非常适合于雷达信号的实时处理,本文以笔者设计的脉冲多普勒雷达实时信号处理器为例对ADSP21060的应用进行了介绍.  相似文献   

15.
纪秀范  孟克  李旻 《上海航天》2004,21(3):48-51
采用数字信号处理器(DSP)和可编程逻辑器件(CPLD)技术,设计了射频信号源控制电路板。介绍了控制部分硬件和软件的组成,并给出了所设计软件的主程序。用线性调频和脉冲两种信号进行了仿真实验。结果表明,所设计的射频源的输出符合要求,控制灵活。  相似文献   

16.
胡俊雄 《上海航天》2004,21(5):53-55,64
为提高无线电定高引信性能,将高速数字信号处理器(DSP)、复杂可编程器件(CPLD)、可编程门阵列(FPGA)和直接数字频率合成(DDS)等,应用于引信的时序产生、控制和信号处理电路。在不同空域采用变换时序和发射脉冲宽度的方法,可同时保证引信的灵敏度和相对精度。特别是在超低空时,充分利用微波泄漏信号和DSP的数字信号处理功能,能使定高引信在发射脉宽相同的情况下,获得更好的定高精度和超低空特性,并具有实时适应性和智能性。  相似文献   

17.
介绍了使用数字信号处理器、CPLD实现气象雷达显示处理的软硬件设计方案。重点论述了如何根据设计要求来设计DSP的软件及外围硬件,完成气象雷达显示处理的详细过程。同时还提出了使用ispGDX器件来实现DSP外围接口电路的设计方案,对于简化硬件设计,提高设计性能有较大的借鉴意义。  相似文献   

18.
矩阵乘法和高斯-约当消元法并行实现的研究   总被引:1,自引:0,他引:1  
胡辉 《上海航天》2002,19(6):21-23,58
研究了矩阵乘法和高斯-约当消元法固有的并行性。基于多处理机平台TMS320C80(C80),提出并行矩阵乘法和并行高斯-约当消元法,结果表明,理论分析与实验结果是一致的,该方法适合在以数字信号处理器(DSP)为处理单元的硬件平台上实现。  相似文献   

19.
本文介绍我国首次研制成功的工程实用化的YZ4—4遥测数据实时预处理器的设计思想、系统工作原理和主要技术特点。该预处理器采用数据流。作方式的硬件体系结构,以高速单片数字信号处理器作为核心运算单元,实现遥测数据的高速实时处理,全部数据处理功能均由软件实现,使预处理器具各通用性、功能可扩充性、实时性、可靠性等多种特点。该预处理器可配置于各类大、中型遥测地面实时处理系统,以提高系统的实时数据处理能力与多种任务的适应能力。  相似文献   

20.
讨论无线电引信的主要干扰形式及其工作原理,分析了设计干扰机需要考虑的主要问题。最后给出了一种无线电引信专用的电磁干扰模拟器的方块图。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号