首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA的突发DS-QPSK系统的高性能伪码捕获技术
引用本文:袁继兵,王祖良,郑林华.基于FPGA的突发DS-QPSK系统的高性能伪码捕获技术[J].航空电子技术,2006,37(4):12-15.
作者姓名:袁继兵  王祖良  郑林华
作者单位:国防科技大学电子科学与工程学院,长沙,410073
摘    要:首先介绍了一种突发DS-QPSK系统的快速捕获算法;并采用Xilinx公司XC2V1500-5器件得到实现。其实现结构在器件上可稳定工作于200MHz处理时钟。最后分析了该实现结构的处理能力以及与其它实现结构的性能比较。

关 键 词:DS-QPSK  突发通信  伪码捕获  FPGA
文章编号:1006-141X(2006)04-0012-04
修稿时间:2006年9月27日

High Performance Acquisition Algorithm for PN-Code Based on FPGA in the Burst Communication
YUAN Ji-bing,WANG Zu-liang,ZHENG Lin-hua.High Performance Acquisition Algorithm for PN-Code Based on FPGA in the Burst Communication[J].Avionics Technology,2006,37(4):12-15.
Authors:YUAN Ji-bing  WANG Zu-liang  ZHENG Lin-hua
Abstract:Firstly,a rapid PN code acquisition algorithm for burst DS-QPSK system is introduced in this paper,And this algorithm has been successfully realized by using Xilinx's XC2V1500-5 FPGA.The scheme realized with this FPGA can operate well at 200MHz clock rate.Finally,the analysis performance of this scheme is compared with the others implemented.
Keywords:DS-QPSK  burst communication  acquisition of PN-Code  FPGA
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号