基于TTE端系统的时钟同步设计与实现 |
| |
引用本文: | 罗泽雄,詹于杭,谭永亮.基于TTE端系统的时钟同步设计与实现[J].航空电子技术,2016(3):30-35. |
| |
作者姓名: | 罗泽雄 詹于杭 谭永亮 |
| |
作者单位: | 中国航空无线电电子研究所,上海,200241 |
| |
摘 要: | 随着航空电子体系架构的日益更新,航空机载总线技术得到了飞速发展.时间触发以太网作为新一代的航空总线适合在分布式综合模块化电子系统中应用.时钟同步机制是该网络的核心技术,通过该技术建立的高精度全局同步时钟是保障TTE的数据通信强实时性和确定性的先决条件.本文在分析研究TTE时钟同步算法的基础上,提出了符合SAE AS6802协议标准的TTE端系统的时钟同步机制的设计方案,并在FPGA硬件上得以实现.
|
关 键 词: | 时间触发 全局同步时钟 时钟同步算法 |
TTE End System-based Clock Synchronization Design and Implementation |
| |
Abstract: | |
| |
Keywords: | |
本文献已被 万方数据 等数据库收录! |
|