首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA的大时宽带宽积频域脉压设计
引用本文:汪灏,洪一.基于FPGA的大时宽带宽积频域脉压设计[J].航天电子对抗,2007,23(4):41-43.
作者姓名:汪灏  洪一
作者单位:中国电子科技集团公司第38研究所,安徽,合肥,230031
摘    要:介绍了基于ALTERA公司FPGA器件的高速实时FFT运算单元实现及频率域脉冲压缩处理的设计方法.在分析了基8、按频率抽取FFT算法的基础上,采用多级同步流水线结构,利用现场可编程门阵列(FPGA)完成了最大4096点块浮点FFT.整个设计划分成多个功能模块,采用VHDL描述语言,并在Stratix器件上实现.结果表明,利用FPGA实现复杂的数字信号处理(DSP)算法是完全可行的.

关 键 词:FFT  脉冲压缩  FPGA  块浮点  FPGA  时宽带宽积  脉压  设计方法  frequency  domain  pulse  compression  product  large  完全  数字信号处理  结果  Stratix  描述语言  VHDL  功能模块  划分  块浮点  场可编程门阵列  利用  流水线结构
修稿时间:2007年3月12日

Design of a large time-bandwidth product pulse compression in frequency domain with FPGA
Wang Hao,Hong Yi.Design of a large time-bandwidth product pulse compression in frequency domain with FPGA[J].Aerospace Electronic Warfare,2007,23(4):41-43.
Authors:Wang Hao  Hong Yi
Abstract:
Keywords:
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号