首页 | 本学科首页   官方微博 | 高级检索  
     检索      

高速组网无线数传链路设计及FPGA实现
引用本文:陈韵,刘建,杨健,张云飞.高速组网无线数传链路设计及FPGA实现[J].航天电子对抗,2016(2):50-53.
作者姓名:陈韵  刘建  杨健  张云飞
作者单位:中国航天科工集团8511研究所,江苏南京,210007
摘    要:为了解决雷达及电子对抗系统组网协同工作的问题,设计一种基于QPSK调制解调的高速无线数传链路,并对其进行仿真及FPGA硬件实现.利用QPSK调制信号功率集中、带外泄漏少、载波抑制的优点,将其设计成为组网系统的底层通信链路.该无线数传链路中频频率150MHz,传输信息速率为10Mbps,为了适应各子平台(站)相对运动的通信环境,在外加10kHz载波频偏的条件下进行蒙特卡洛仿真,在5dB信噪比条件下误码率达到10e-5的量级,接近理论值.

关 键 词:无线通信  组网通信  QPSK调制解调  FPGA

Design of high speed wireless networking communication and FPGA implementation
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号