首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA最大迭代次数可变的LDPC译码器设计
作者姓名:谢天娇  袁瑞佳  陈超
作者单位:中国空间技术研究院西安分院
摘    要:文章给出了一种基于FPGA最大迭代次数可变的LDPC译码器设计方法。与传统的固定的最大迭代次数译码相比,该方法将译码的实际迭代次数少于分配的最大迭代时间用于对下一帧数据的译码,可以有效利用LDPC迭代译码过程中的空闲时间,来提高译码器的译码性能。在同样的数据吞吐率下,有效地提高了译码性能,而在同样的译码性能情况下,有效地降低了使用的FPGA硬件资源。非常适合译码性能要求高条件下实时高速译码器的设计。

关 键 词:LDPC译码器  部分并行  FPGA  最大迭代次数可变
本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号