基于CPCIe高速总线的机载多核计算处理平台 |
| |
作者姓名: | 俞大磊 崔西宁 李成文 刘婷婷 周勇 |
| |
作者单位: | 航空工业西安航空计算技术研究所,西安 710065 |
| |
基金项目: | 航空科学基金(2016ZC31003)~~; |
| |
摘 要: | 由于中小型飞机航空电子系统对计算处理平台体积、功耗和重量方面的严格限制,有必要对计算处理平台进行高性能、小型化、低功耗的针对性设计。研究了一种基于CPCIe(CompactPCI Express)高速总线和多核处理器的机载计算处理平台架构,攻克了多核处理和CPCIe高速信号完整性在航空电子系统中的适应性问题,设计并实现了一款基于CPCIe高速总线的分布式机载多核计算处理平台,对CPCIe总线信号完整性进行了仿真和测试,最后在航空电子系统中对计算处理平台进行实施验证。相比于传统的联合式架构和综合模块化架构,计算处理平台的性能功耗比分别提升约7倍、5倍,性能体积比分别提升约24倍、2倍,性能重量比分别提升约15倍、1.7倍,可以满足中小型飞机航空电子系统对计算处理平台小型化、低功耗和高性能的需求,具有较好的工程应用参考价值,在航空领域具有广泛的应用前景。
|
关 键 词: | CPCIe 多核处理器 计算处理平台 SMP 信号完整性 |
本文献已被 万方数据 等数据库收录! |
|