首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于3DES算法的SRAM工艺FPGA加密设计
引用本文:鲁国斌.基于3DES算法的SRAM工艺FPGA加密设计[J].航空电子技术,2011,42(4):41-44,49.
作者姓名:鲁国斌
作者单位:南京航空航天大学信息科学与技术学院,南京210016;中国航空无线电电子研究所,上海200233
摘    要:本文提出了一种基于3DES算法的SRAM工艺FPGA加密设计方法,并详细描述了3DES加密算法的模型以及其硬件设计过程,最后给出3DES加密算法的硬件实现仿真时序图以及在FPGA中的实现结果.

关 键 词:[关键词]数据加密标准  静态随机存储器  现场可编程逻辑阵列  复杂可编程逻辑器件  高速集成电路硬件描述语言

Design of 3DES Arithmetic Encryption for SRAM Technique FPGA
LU Guo-bin.Design of 3DES Arithmetic Encryption for SRAM Technique FPGA[J].Avionics Technology,2011,42(4):41-44,49.
Authors:LU Guo-bin
Institution:LU Guo-bin (1.College of Information Science and Technology,NUAA,Nanjing 210016,China; 2.China National Aeronautical Radio Electronics Research Institute,Shanghai 200233,China)
Abstract:3DES arithmetic encryption method for SRAM technique FPGA is introduced in this paper.It describes the model of the 3DES arithmetic encryption and the process of 3DES hardware design in detail.Finally,the 3DES arithmetic encrypt simulation timing diagram and the result of implementation on FPGA are presented in the paper.
Keywords:
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号