首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于ASIC技术的1553B IP核的设计
引用本文:周莉,安军社,谢彦,李宪强,曹松.基于ASIC技术的1553B IP核的设计[J].空间科学学报,2014,34(1):127-136.
作者姓名:周莉  安军社  谢彦  李宪强  曹松
作者单位:1.中国科学院空间科学与应用研究中心 北京 100190
基金项目:国家重大科技专项(TY3-201106);中国科学院空间科学战略性先导科技专项(XDA04070000)共同资助
摘    要:针对卫星轻小型化的应用需求和现有1553B总线接口设计存在缺陷的问题,提出一种面向航天器综合电子的1553B总线协议ASIC芯片设计方案,并介绍了自主研发的1553B协议IP核设计. 1553B IP核采用自顶向下的设计方法,使用Verilog硬件设计语言进行编程,实现了1553B总线中的总线控制器BC和远程终端RT功能. 分别从1553B IP核总体框架、BC/RT共享模块、BC功能模块和RT功能模块详细介绍了IP核的设计.1553B IP核设计完成模块仿真验证、ASIC芯片系统仿真验证和FPGA验证,通过DDC的1553B板卡对设计进行验证,误码率小于10-9. 实验结果表明,本IP核设计具有可靠性高、可移植性强、资源占用少、实时性好的特点. 

关 键 词:MIL-STD-1553B总线    IP核    ASIC芯片    综合电子    卫星数据管理系统
收稿时间:2013-01-23

Design of a 1553B IP core based on ASIC technology
Institution:1.Center for Space Science and applied Research, Chinese Academy of Sciences, Beijing 1001902.University of Chinese Academy of Sciences, Beijing 100049
Abstract:
Keywords:
本文献已被 CNKI 等数据库收录!
点击此处可从《空间科学学报》浏览原始摘要信息
点击此处可从《空间科学学报》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号