首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA的CMOS图像传感器LUPA-4000时序设计
引用本文:陈彦,张宏伟,林宏宇.基于FPGA的CMOS图像传感器LUPA-4000时序设计[J].航天返回与遥感,2012,33(5):62-67.
作者姓名:陈彦  张宏伟  林宏宇
作者单位:北京空间机电研究所,北京,100076
摘    要:文章在分析CYPRESS公司CMOS图像传感器LUPA-4000驱动时序的基础上,采用现场可编程逻辑阵列(FPGA)作为其硬件实现平台,使用Verilog作为该时序设计的编程语言,设计了在其极限频率66MHz下,包含系统校时功能、积分时间可调功能、并行操作功能、多斜率积分功能和NDR(Non-destructive readout)功能的驱动时序。该设计不仅能产生正确的时序以驱动芯片正常工作,而且充分开发了该器件的辅助扩展功能,大大增加了器件使用的灵活性,有效提高了该传感器的成像品质。经软件仿真和结合硬件平台的测试证明:该设计的正确性和稳定性均满足要求。此时序设计驱动下的探测器芯片动态范围更大、工作更灵活,适合于空间探测,尤其适用于空间暗目标的动态跟踪。

关 键 词:CMOS图像传感器  时序控制  现场可编程逻辑阵列  空间探测

Timing Design of CMOS Image Sensor LUPA-4000 Based on FPGA
CHEN Yan,ZHANG Hongwei,LIN Hongyu.Timing Design of CMOS Image Sensor LUPA-4000 Based on FPGA[J].Spacecraft Recovery & Remote Sensing,2012,33(5):62-67.
Authors:CHEN Yan  ZHANG Hongwei  LIN Hongyu
Institution:(Beijing Institute of Space Mechanics & Electricity,Beijing 100076,China)
Abstract:
Keywords:CMOS image sensor  timing control  field-programmable gate array(FPGA)  space exploration
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号