合理运用SI技术快速收敛高速数字电路设计 |
| |
作者姓名: | 贾明福 宋舒雯 王宁 袁寰 |
| |
作者单位: | 北京自动化控制设备研究所,北京,100074;北京自动化控制设备研究所,北京,100074;北京自动化控制设备研究所,北京,100074;北京自动化控制设备研究所,北京,100074 |
| |
摘 要: | 随着数字电路集成度和工作频率的不断提高,信号完整性(Signal Integrity, SI)问题在产品研制过程中越来越突出。以惯导系统中的某导航计算机为例,针对故障信号回路,使用仿真软件对其SDRAM时钟信号进行信号完整性仿真,并进行优化设计。通过对比优化前和优化后的仿真与测量结果,验证了由于端接参数不匹配造成SDRAM时钟信号的非单调性畸变问题。仿真与测量结果表明,在产品研制流程中加入信号完整性仿真环节有利于设计快速收敛,提前规避风险,缩短研发周期,降低设计成本,提高电路产品的可靠性和电磁兼容性。
|
关 键 词: | 数字电路 导航计算机 信号完整性 SDRAM 仿真 |
本文献已被 CNKI 万方数据 等数据库收录! |
| 点击此处可从《导航定位与授时》浏览原始摘要信息 |
|
点击此处可从《导航定位与授时》下载免费的PDF全文 |
|